�
����@���8������(���������������t������������������������������������������������������
���wm,wm8750������������&VIA APC8750����cpus����������������������������������cpu����������,cpu����������arm,arm1176jzf�����������memory�����������,memory�����������8��������������aliases����������</soc/serial@d8200000�������������D/soc/serial@d82b0000�������������L/soc/serial@d8210000�������������T/soc/serial@d82c0000�������������\/soc/serial@d8370000�������������d/soc/serial@d8380000�������������l/soc/i2c@d8280000������������q/soc/i2c@d8320000���������soc�����������������������������������simple-bus������������v���������}������interrupt-controller@d8140000������������via,vt8500-intc���������������������8��������������������������������������interrupt-controller@d8150000������������via,vt8500-intc����������������������������������8������������ �������8���9���:���;���<���=���>���?������pinctrl@d8110000�������������wm,wm8750-pinctrl������������8����������������������������������������������������������������default�����������������i2c�����������������������������������������������������������������������pmc@d8130000�������������via,vt8500-pmc�����������8���������clocks�������������������������������ref24M�����������������������fixed-clock���������$n6��������������������ref25M�����������������������fixed-clock���������$}x@�������������������plla�������������������������wm,wm8750-pll-clock���������4������������8����������������������pllb�������������������������wm,wm8750-pll-clock���������4������������8���������������������pllc�������������������������wm,wm8750-pll-clock���������4������������8��������plld�������������������������wm,wm8750-pll-clock���������4������������8���������������������plle�������������������������wm,wm8750-pll-clock���������4������������8��������arm����������������������via,vt8500-device-clock���������4�����������;���������ahb����������������������via,vt8500-device-clock���������4�����������;��������apb����������������������via,vt8500-device-clock���������4�����������;�� ������ddr����������������������via,vt8500-device-clock���������4�����������;��������uart0������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������	������uart1������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������
������uart2������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������������uart3������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������������uart4������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������
������uart5������������������������via,vt8500-device-clock���������4�����������G��T��������R����������������������pwm����������������������via,vt8500-device-clock���������4�����������;��P��������G��P��������R����������������������sdhc�������������������������via,vt8500-device-clock���������4�����������;��0��������]���?��������G��P��������R�����������������������i2c0clk����������������������via,vt8500-device-clock���������4�����������;�����������G��P��������R����������������������i2c1clk����������������������via,vt8500-device-clock���������4�����������;�����������G��P��������R���	�������������������������pwm@d8220000������������j������������via,vt8500-pwm�����������8�"�������������4���������timer@d8130100�����������via,vt8500-timer�������������8�����(�������������$������ehci@d8007900������������via,vt8500-ehci����������8��y�����������������������uhci@d8007b00������������platform-uhci������������8��{�����������������������uhci@d8008d00������������platform-uhci������������8��������������������������serial@d8200000����������via,vt8500-uart����������8� ����@������������� ��������4���	��������uokay����������serial@d82b0000����������via,vt8500-uart����������8�+����@�������������!��������4���
������	��udisabled����������serial@d8210000����������via,vt8500-uart����������8�!����@�������������/��������4���������	��udisabled����������serial@d82c0000����������via,vt8500-uart����������8�,����@�������������2��������4���������	��udisabled����������serial@d8370000����������via,vt8500-uart����������8�7����@���������������������4���
������	��udisabled����������serial@d8380000����������via,vt8500-uart����������8�8����@�������������+��������4���������	��udisabled����������rtc@d8100000�������������via,vt8500-rtc�����������8�������������������0������sdhc@d800a000������������wm,wm8505-sdhc�����������8�������������������������������4�����������|�������������������i2c@d8280000�������������wm,wm8505-i2c������������8�(��������������������������4�����������$��������i2c@d8320000�������������wm,wm8505-i2c������������8�2��������������������������4�����������$��������������	#address-cells�#size-cells�compatible�model�device_type�reg�serial0�serial1�serial2�serial3�serial4�serial5�i2c0�i2c1�ranges�interrupt-parent�interrupt-controller�#interrupt-cells�phandle�interrupts�gpio-controller�#gpio-cells�pinctrl-names�pinctrl-0�wm,pins�wm,function�wm,pull�#clock-cells�clock-frequency�clocks�divisor-reg�enable-reg�enable-bit�divisor-mask�#pwm-cells�status�bus-width�sdon-inverted�