� ���Mb���8�D����(��������������DL�����������������������������C����variscite,var-stk-om44�variscite,var-som-om44�ti,omap4460�ti,omap4�����������������������������������+������������7Variscite VAR-STK-OM44�����chosen��������aliases�������?���=/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���B/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���G/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������E���L/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0����������?���Q/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���V/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���[/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���`/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���e/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���j/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���r/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���z/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B����/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0��������� ����/ocp/dsp��������������/ocp/ipu@55020000�������������/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a9�������������cpu���������������������������������������������������cpu�������������������������W0���� �`�O�� ����������������������������������cpu@1�������������arm,cortex-a9�������������cpu������������������������������������pmu�����������arm,cortex-a9-pmu�����������debugss����������������6����������7���������interrupt-controller@48241000�������������arm,cortex-a9-gic������������ ��������5�������������H$����H$���������������������������������cache-controller@48242000�������������arm,pl310-cache�����������H$ �������������F��������T��������������������local-timer@48240600��������������arm,cortex-a9-twd-timer������������������������H$���� �������������� ��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu����������� ��������5�������������H(���������������������������������soc�����������ti,omap-infra������mpu������� ����ti,omap4-mpu������������mpu���������`���������iva������� ����ti,ivahd������������iva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������e��������l3_main_1�l3_main_2�l3_main_3�������������D������D����� �E��������������������� ���������� ������interconnect@4a300000�������������ti,omap4-l4-wkup�simple-bus�����������J0�����J0����J0���������� ��lap�la�ia0������������������������+���������$��e����J0��������J1��������J2��������segment@0�������������simple-bus�����������������������+������������e�������������������������������`���`��� ������������������������������������@���@������P���P�����������������������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@��������� ��lrev�sysc������������v�����������������������0��������������fck����������������������+�����������e������@�������counter@0�������������ti,omap-counter32k������������������� ���������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`������������lrev����������������������+�����������e������`��� ����prm@0�������������ti,omap4-prm�simple-bus����������������� ����������������������������������������+�����������e���������� ����clocks�����������������������+�������sys_clkin_ck@110����������������������� ����ti,mux-clock�������������������� ��� ��������� ������������������������������������������abe_dpll_bypass_clk_mux_ck@108��������������������� ����ti,mux-clock�������������������������������������������������������7������abe_dpll_refclk_mux_ck@10c��������������������� ����ti,mux-clock�������������������������������������������6������dbgclk_mux_ck��������������������������fixed-factor-clock���������������������������������������������l4_wkup_clk_mux_ck@108��������������������� ����ti,mux-clock�������������������������������������������������syc_clk_div_ck@100�������������������������ti,divider-clock������������������������������������������������������������usim_ck@1858���������������������������ti,divider-clock�����������������������������������������X��������������������������������usim_fclk@1858�������������������������ti,gate-clock����������������������������������������X������trace_clk_div_ck���������������������������ti,clkdm-gate-clock��������������������������������������div_ts_ck@1888�������������������������ti,divider-clock������������������������������������������������������������ �����������������bandgap_ts_fclk@1888���������������������������ti,gate-clock��������������������������������������������������clockdomains�������emu_sys_clkdm�������������ti,clockdomain������������������������l4_wkup_cm@1800�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ���\��������������������������������emu_sys_cm@1a00�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� �����������������������������������prm@400�������#����ti,omap4-prm-inst�ti,omap-prm-inst�����������������������������������������b������prm@500�������#����ti,omap4-prm-inst�ti,omap-prm-inst�������������������������������������������������prm@700�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������������������prm@f00�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������prm@1b00����������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������@������������������������target-module@a000������������ti,sysc-omap4�ti,sysc����������������������������lrev����������������������+�����������e��������������scrm@0������������ti,omap4-scrm������������������� ����clocks�����������������������+�������auxclk0_src_gate_ck@310�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk0_src_mux_ck@310�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk0_src_ck�������������������������ti,composite-clock�����������������������������������auxclk0_ck@310�������������������������ti,divider-clock����������������������������������������������������������������,������auxclk1_src_gate_ck@314�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk1_src_mux_ck@314�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk1_src_ck�������������������������ti,composite-clock�����������������������������������auxclk1_ck@314�������������������������ti,divider-clock����������������������������������������������������������������-������auxclk2_src_gate_ck@318�������������������� ����ti,composite-no-wait-gate-clock������������������������������������������������� ������auxclk2_src_mux_ck@318�������������������������ti,composite-mux-clock��������������������������������������������������������!������auxclk2_src_ck�������������������������ti,composite-clock��������������� ���!�����������"������auxclk2_ck@318�������������������������ti,divider-clock�����������������"�����������������������������������������������.������auxclk3_src_gate_ck@31c�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������#������auxclk3_src_mux_ck@31c�������������������������ti,composite-mux-clock��������������������������������������������������������$������auxclk3_src_ck�������������������������ti,composite-clock���������������#���$�����������%������auxclk3_ck@31c�������������������������ti,divider-clock�����������������%�����������������������������������������������/������auxclk4_src_gate_ck@320�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������� �����������&������auxclk4_src_mux_ck@320�������������������������ti,composite-mux-clock��������������������������������������������� �����������'������auxclk4_src_ck�������������������������ti,composite-clock���������������&���'�����������(������auxclk4_ck@320�������������������������ti,divider-clock�����������������(������������������������������������ �����������0������auxclk5_src_gate_ck@324�������������������� ����ti,composite-no-wait-gate-clock��������������������������������������$�����������)������auxclk5_src_mux_ck@324�������������������������ti,composite-mux-clock���������������������������������������������$�����������*������auxclk5_src_ck�������������������������ti,composite-clock���������������)���*�����������+������auxclk5_ck@324�������������������������ti,divider-clock�����������������+������������������������������������$�����������1������auxclkreq0_ck@210���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������������auxclkreq1_ck@214���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������������auxclkreq2_ck@218���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������������auxclkreq3_ck@21c���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������������auxclkreq4_ck@220���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������ ������auxclkreq5_ck@224���������������������� ����ti,mux-clock�����������������,���-���.���/���0���1������������������������$���������clockdomains����������������target-module@c000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_wkup��������������������������������� ��lrev�sysc������������v����������������������������������+�����������e��������������scm@c000��������������ti,omap4-scm-wkup��������������������������������segment@10000�������������simple-bus�����������������������+���������x��e��������������������@��@������P��P�������������������������������������������������������������������target-module@0�����������ti,sysc-omap2�ti,sysc���������������������������������������lrev�sysc�syss����������������������v����������������������������������������������������������� ����fck�dbclk������������������������+�����������e��������������gpio@0������������ti,omap4-gpio��������������������������������������������������������.��������>������������ ��������5������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@�����������lrev�sysc�syss��������������"��������v������������������������������������������������������fck����������������������+�����������e������@�������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������������������������������P������������target-module@8000������������ti,sysc-omap2-timer�ti,sysc��������������������������������������lrev�sysc�syss�������������'��������v������������������������������������� ��������������fck����������������������+�����������e��������������������J���������^���timer@0�����������ti,omap3430-timer������������������������������������� ����������������fck�timer_sys_ck�������������������%������������i��������x������ ������������������������target-module@c000������������ti,sysc-omap2�ti,sysc����������������������������������������lrev�sysc�syss�������������'��������v�������������������������������������X��������������fck����������������������+�����������e��������������keypad@0��������������ti,omap4-keypad����������������������������������x�����������lmpu������� ���disabled�������������target-module@e000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_pad_wkup��������������������������������� ��lrev�sysc������������v����������������������������������+�����������e��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@���8���������������������+������������������������5������������ ���������������������������������default�������������2���3���pinmux_hsusbb1_phy_clk_pins����������������������������������pinmux_hsusbb1_hub_rst_pins��������������������������2������pinmux_lan7500_rst_pins���������������������������3������pinmux_twl6030_wkup_pins�����������������������������v���������������segment@20000�������������simple-bus�����������������������+������������e��`��`���������������������������������� �� ������0��0������@��@������P��P������p��p���������������������������target-module@0�����������ti,sysc������� ���disabled�������������������������+�����������e�����������������target-module@2000������������ti,sysc������� ���disabled�������������������������+�����������e������ ����������target-module@4000������������ti,sysc������� ���disabled�������������������������+�����������e������@����������target-module@6000������������ti,sysc������� ���disabled�������������������������+���������0��e������`���������p������ ����������0��������������������interconnect@4a000000�������������ti,omap4-l4-cfg�simple-bus������������J������J�����J����������� ��lap�la�ia0������������������������+���������T��e����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0�������������simple-bus�����������������������+������������e������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p���������������������@�� �� �����0��0�������������� �������������`��`�����p��p������������ �����������@��@�����P��P�������target-module@2000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_core���������������� ������ ��������� ��lrev�sysc������������v����������������������������������+�����������e������ �������scm@0�������������ti,omap4-scm-core�simple-bus������������������������������������������+�����������e��������������scm_conf@0������������syscon����������������������������������������+���������������������control-phy@300�����������ti,control-phy-usb2�������������������������lpower��������������e������control-phy@33c�����������ti,control-phy-otghs����������������<�����������lotghs_control��������������d������������target-module@4000������������ti,sysc-omap4�ti,sysc���������������@������������lrev����������������������+�����������e������@�������cm1@0�������������ti,omap4-cm1�simple-bus����������������� ����������������������+�����������e���������� ����clocks�����������������������+�������extalt_clkin_ck������������������������fixed-clock����������D�������pad_clks_src_ck������������������������fixed-clock�����������������������4������pad_clks_ck@108������������������������ti,gate-clock����������������4������������������������������pad_slimbus_core_clks_ck���������������������������fixed-clock������������������secure_32k_clk_src_ck��������������������������fixed-clock�������������������slimbus_src_clk������������������������fixed-clock�����������������������5������slimbus_clk@108������������������������ti,gate-clock����������������5������������ ������������������sys_32k_ck�������������������������fixed-clock������������������������������virt_12000000_ck���������������������������fixed-clock�����������������������������virt_13000000_ck���������������������������fixed-clock�����������]@����������� ������virt_16800000_ck���������������������������fixed-clock����������Y������������ ������virt_19200000_ck���������������������������fixed-clock���������$�������������������virt_26000000_ck���������������������������fixed-clock�����������������������������virt_27000000_ck���������������������������fixed-clock����������������������� ������virt_38400000_ck���������������������������fixed-clock���������I�������������������tie_low_clock_ck���������������������������fixed-clock�������������������utmi_phy_clkout_ck�������������������������fixed-clock������������������xclk60mhsp1_ck�������������������������fixed-clock�����������������������^������xclk60mhsp2_ck�������������������������fixed-clock�����������������������_������xclk60motg_ck��������������������������fixed-clock������������������dpll_abe_ck@1e0������������������������ti,omap4-dpll-m4xen-clock����������������6���7���������������������������������8������dpll_abe_x2_ck@1f0�������������������������ti,omap4-dpll-x2-clock���������������8������������������������9������dpll_abe_m2x2_ck@1f0���������������������������ti,divider-clock�����������������9��������������������,�����������������������������������>�����������:������abe_24m_fclk���������������������������fixed-factor-clock���������������:������������������������������abe_clk@108������������������������ti,divider-clock�����������������:���������������������������������U������dpll_abe_m3x2_ck@1f4���������������������������ti,divider-clock�����������������9��������������������,�����������������������������������>�����������;������core_hsd_byp_clk_mux_ck@12c�������������������� ����ti,mux-clock��������������������;������������������������,�����������<������dpll_core_ck@120���������������������������ti,omap4-dpll-core-clock��������������������<������������ ��$��,��(�����������=������dpll_core_x2_ck������������������������ti,omap4-dpll-x2-clock���������������=�����������>������dpll_core_m6x2_ck@140��������������������������ti,divider-clock�����������������>��������������������,���������������@�������������������>������dpll_core_m2_ck@130������������������������ti,divider-clock�����������������=��������������������,���������������0�������������������>�����������?������ddrphy_ck��������������������������fixed-factor-clock���������������?������������������������������dpll_core_m5x2_ck@13c��������������������������ti,divider-clock�����������������>��������������������,���������������<�������������������>�����������@������div_core_ck@100������������������������ti,divider-clock�����������������@������������������������������������K������div_iva_hs_clk@1dc�������������������������ti,divider-clock�����������������@����������������������������������U�����������D������div_mpu_hs_clk@19c�������������������������ti,divider-clock�����������������@����������������������������������U�����������J������dpll_core_m4x2_ck@138��������������������������ti,divider-clock�����������������>��������������������,���������������8�������������������>�����������A������dll_clk_div_ck�������������������������fixed-factor-clock���������������A������������������������������dpll_abe_m2_ck@1f0�������������������������ti,divider-clock�����������������8����������������������������������������������N������dpll_core_m3x2_gate_ck@134��������������������� ����ti,composite-no-wait-gate-clock��������������>������������������������4�����������B������dpll_core_m3x2_div_ck@134��������������������������ti,composite-divider-clock���������������>������������������������4���������������������C������dpll_core_m3x2_ck��������������������������ti,composite-clock���������������B���C�����������������dpll_core_m7x2_ck@144��������������������������ti,divider-clock�����������������>��������������������,���������������D�������������������>������iva_hsd_byp_clk_mux_ck@1ac��������������������� ����ti,mux-clock��������������������D������������������������������������E������dpll_iva_ck@1a0������������������������ti,omap4-dpll-clock�����������������E������������������������������x���F��������k7��������������F������dpll_iva_x2_ck�������������������������ti,omap4-dpll-x2-clock���������������F�����������G������dpll_iva_m4x2_ck@1b8���������������������������ti,divider-clock�����������������G��������������������,�����������������������������������>��������x���H��������k�~������������H������dpll_iva_m5x2_ck@1bc���������������������������ti,divider-clock�����������������G��������������������,�����������������������������������>��������x���I��������k�] �����������I������dpll_mpu_ck@160������������������������ti,omap4-dpll-clock�����������������J������������`��d��l��h�����������������dpll_mpu_m2_ck@170�������������������������ti,divider-clock�������������������������������������,���������������p�������������������>������per_hs_clk_div_ck��������������������������fixed-factor-clock���������������;�����������������������������������O������usb_hs_clk_div_ck��������������������������fixed-factor-clock���������������;�����������������������������������U������l3_div_ck@100��������������������������ti,divider-clock�����������������K������������������������������������������������L������l4_div_ck@100��������������������������ti,divider-clock�����������������L�������������������������������������������lp_clk_div_ck��������������������������fixed-factor-clock���������������:�����������������������������������������mpu_periphclk��������������������������fixed-factor-clock��������������������������������������������������������ocp_abe_iclk@528���������������������������ti,divider-clock�����������������M������������������������������(���������������������per_abe_24m_fclk���������������������������fixed-factor-clock���������������N������������������������������dummy_ck���������������������������fixed-clock����������������������clockdomains����������mpuss_cm@300��������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������tesla_cm@400��������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ��������������������������a���������abe_cm@500������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ���l�����������������������M���������������target-module@8000������������ti,sysc-omap4�ti,sysc����������������������������lrev����������������������+�����������e���������� ����cm2@0�������������ti,omap4-cm2�simple-bus����������������� ����������������������+�����������e���������� ����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c��������������������� ����ti,mux-clock��������������������O������������������������L�����������P������dpll_per_ck@140������������������������ti,omap4-dpll-clock�����������������P������������@��D��L��H�����������Q������dpll_per_m2_ck@150�������������������������ti,divider-clock�����������������Q������������������������P���������������������Y������dpll_per_x2_ck@150�������������������������ti,omap4-dpll-x2-clock���������������Q������������P�����������R������dpll_per_m2x2_ck@150���������������������������ti,divider-clock�����������������R��������������������,���������������P�������������������>�����������X������dpll_per_m3x2_gate_ck@154���������������������� ����ti,composite-no-wait-gate-clock��������������R������������������������T�����������S������dpll_per_m3x2_div_ck@154���������������������������ti,composite-divider-clock���������������R������������������������T���������������������T������dpll_per_m3x2_ck���������������������������ti,composite-clock���������������S���T�����������������dpll_per_m4x2_ck@158���������������������������ti,divider-clock�����������������R��������������������,���������������X�������������������>�����������������dpll_per_m5x2_ck@15c���������������������������ti,divider-clock�����������������R��������������������,���������������\�������������������>������dpll_per_m6x2_ck@160���������������������������ti,divider-clock�����������������R��������������������,���������������`�������������������>�����������W������dpll_per_m7x2_ck@164���������������������������ti,divider-clock�����������������R��������������������,���������������d�������������������>������dpll_usb_ck@180������������������������ti,omap4-dpll-j-type-clock������������������U���������������������������������V������dpll_usb_clkdcoldo_ck@1b4��������������������������ti,fixed-factor-clock����������������V��������������������,�������������������������������������>������dpll_usb_m2_ck@190�������������������������ti,divider-clock�����������������V��������������������,�����������������������������������>�����������Z������ducati_clk_mux_ck@100���������������������� ����ti,mux-clock�����������������K���W�������������������func_12m_fclk��������������������������fixed-factor-clock���������������X������������������������������func_24m_clk���������������������������fixed-factor-clock���������������Y������������������������������func_24mc_fclk�������������������������fixed-factor-clock���������������X������������������������������func_48m_fclk@108��������������������������ti,divider-clock�����������������X���������������������������������func_48mc_fclk�������������������������fixed-factor-clock���������������X������������������������������func_64m_fclk@108��������������������������ti,divider-clock��������������������������������������������������func_96m_fclk@108��������������������������ti,divider-clock�����������������X���������������������������������init_60m_fclk@104��������������������������ti,divider-clock�����������������Z��������������������������������������]������per_abe_nc_fclk@108������������������������ti,divider-clock�����������������N������������������������������usb_phy_cm_clk32k@640��������������������������ti,gate-clock����������������������������������������@�����������f���������clockdomains�������l3_init_clkdm�������������ti,clockdomain���������������V���������l4_ao_cm@600��������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ��������������������������h���������l3_1_cm@700�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������l3_2_cm@800�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������ducati_cm@900�������������ti,omap4-cm������������� �������������������������+�����������e������ �������clk@20������������ti,clkctrl��������������� ������������������������������������l3_dma_cm@a00�������������ti,omap4-cm������������� �������������������������+�����������e������ �������clk@20������������ti,clkctrl��������������� ��������������������������[���������l3_emif_cm@b00������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������d2d_cm@c00������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ��������������������������g���������l4_cfg_cm@d00�������������ti,omap4-cm������������� �������������������������+�����������e������ �������clk@20������������ti,clkctrl��������������� ��������������������������i���������l3_instr_cm@e00�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ���$���������������������ivahd_cm@f00��������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������iss_cm@1000�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ��������������������������l���������l3_dss_cm@1100������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_gfx_cm@1200������������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_init_cm@1300�����������ti,omap4-cm��������������������������������������+�����������e�������������clk@20������������ti,clkctrl��������������� ���������������������������\���������l4_per_cm@1400������������ti,omap4-cm��������������������������������������+�����������e�������������clock@20��������������ti,clkctrl-l4-per�ti,clkctrl����������������� ��D�����������������������m������clock@1a0��������� ����ti,clkctrl-l4-secure�ti,clkctrl�����������������<�����������������������|���������������target-module@56000�����������ti,sysc-omap2�ti,sysc��������������`�����`,����`(�����������lrev�sysc�syss�������������#���������������������������v����������������������������������[������������������fck����������������������+�����������e�����`�������dma-controller@0��������������ti,omap4430-sdma�ti,omap-sdma��������������������������0������������������� ����������������������������������������������� �����������������������}���������target-module@58000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss��������������#������������������������������v�������������������������������������\�����������������fck����������������������+�����������e���������P����hsi@0��������� ����ti,omap4-hsi��������������������@���P������������lsys�gdd��������������\�����������������hsi_fck����������������G������������gdd_mpu����������������������+�����������e����������@����hsi-port@2000�������������ti,omap4-hsi-port��������������� ������(������������ltx�rx������������������C���������hsi-port@3000�������������ti,omap4-hsi-port���������������0������8������������ltx�rx������������������D���������������target-module@5e000�����������ti,sysc������� ���disabled�������������������������+�����������e��������� �������target-module@62000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� �����������lrev�sysc�syss���������������������v�����������������������\���H��������������fck����������������������+�����������e����� �������usbhstll@0�������� ����ti,usbhs-tll������������������������������������N������������target-module@64000�����������ti,sysc-omap4�ti,sysc��������������@�����@����@�����������lrev�sysc�syss��������������������������������������������v��������������������������\���8��������������fck����������������������+�����������e�����@�������usbhshost@0�����������ti,usbhs-host�����������������������������������������+�����������e������������������������]���^���_������3����refclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2�������� ���ehci-phy�������ohci@800��������������ti,ohci-omap3����������������������������������L�������������������ehci@c00���������� ����ti,ehci-omap�����������������������������������M��������������`������������target-module@66000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������lrev�sysc�syss���������������������v�����������������������a������������������fck������������b����������� rstctrl����������������������+�����������e�����`�������mmu@0�������������ti,omap4-iommu�������������������������������������������������������������������������segment@80000�������������simple-bus�����������������������+����������e���� ��������� ��������� ��������� ��������� ��������� ����������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p�������������������������� ��������� ��������� ��������� ��������� ��������� ��������target-module@29000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@2b000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss�����������������������������������������v�������������������������������������\���@��������������fck����������������������+�����������e�������������usb_otg_hs@0��������������ti,omap4-musb�����������������������������������\����������]������������mc�dma����������&���c�����������c������ ��.usb2-phy������������8�����������C�����������K�����������T���d��������`�����������������������o���2���������target-module@2d000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss����������������������v����������������������������������\������������������fck����������������������+�����������e�������������ocp2scp@0�������������ti,omap-ocp2scp���������������������������������������+�����������e��������������usb2phy@80�������� ����ti,omap-usb2���������������������X��������T���e�������������f����������wkupclk���������u���������������c������������target-module@36000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������lrev�sysc�syss����������������������v�������������������������������������g������������������fck����������������������+�����������e�����`����������target-module@4d000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss����������������������v�������������������������������������g������������������fck����������������������+�����������e����������������target-module@59000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������lsysc�����������������������v��������������������������h�����������������fck����������������������+�����������e�������������smartreflex@0�������������ti,omap4-smartreflex-mpu�������������������������������������������������target-module@5b000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������lsysc�����������������������v��������������������������h�����������������fck����������������������+�����������e�������������smartreflex@0�������������ti,omap4-smartreflex-iva�������������������������������������f������������target-module@5d000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������lsysc�����������������������v��������������������������h�����������������fck����������������������+�����������e�������������smartreflex@0�������������ti,omap4-smartreflex-core������������������������������������������������target-module@60000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@74000�����������ti,sysc-omap4�ti,sysc��������������@�����@��������� ��lrev�sysc�����������������������v�����������������������i�����������������fck����������������������+�����������e�����@�������mailbox@0�������������ti,omap4-mailbox������������������������������������������������������������������������������������������mbox-ipu���������������������������������������������������������������mbox-dsp��������������������������������������������������������������������target-module@76000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������lrev�sysc�syss���������������������v����������������������������������i�����������������fck����������������������+�����������e�����`�������spinlock@0������������ti,omap4-hwspinlock������������������������������������������segment@100000������������simple-bus�����������������������+���������`��e�������������������� �� ������0��0�����������������������������������������������target-module@0�����������ti,sysc-omap4�ti,sysc�����������ctrl_module_pad_core��������������������������������� ��lrev�sysc������������v����������������������������������+�����������e��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@������������������������+������������������������5������������ ���������������������������������default�������������j���pinmux_mcpdm_pins���������(��������������������������������������������������pinmux_twl6040_pins�����������\�����`��������������x������pinmux_tsc2004_pins������������P�����R��������������p������pinmux_uart3_pins��������� �����������������������������������n������pinmux_hsusbb1_pins�������`��������������������������������������������������������������������������������������j������pinmux_hsusbb1_phy_rst_pins�����������L���������������������pinmux_i2c1_pins�����������������������������������t������pinmux_i2c3_pins�����������������������������������o������pinmux_mmc1_pins����������0��������������������������������������������������������pinmux_twl6030_pins�����������^��A�����������u������pinmux_uart2_pins��������� �����������������������������������������s������pinmux_wl12xx_ctrl_pins������������"�����$������&���������������������pinmux_mmc4_pins����������0��������������������������������������������pinmux_uart1_pins��������� ���������������������������������������r������pinmux_mcspi1_pins�������� �����������������������������������������~������pinmux_mcsasp_pins�����������������������pinmux_dss_dpi_pins������������"�����$�����&�����(�����*�����,�����.�����0�����2�����4�����6�����t�����v�����x�����z�����|�����~���������������������������������������������������������������������������pinmux_dss_hdmi_pins���������������Z������\�����^��������������������pinmux_i2c4_pins������������������������������������������pinmux_mmc5_pins����������8�������������� ������������������������������������pinmux_gpio_led_pins��������������>�����@���������������������pinmux_gpio_key_pins��������������b��������������������pinmux_ks8851_irq_pins������������<�������������������pinmux_hdmi_hpd_pins���������������X��������������������pinmux_backlight_pins���������������������������omap4_padconf_global@5a0��������������syscon�simple-bus������������������p���������������������+�����������e���������p�����������k���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap�����������������`���������������k���pbias_mmc_omap4����������pbias_mmc_omap4�����������w@���������-�����������������������������target-module@2000������������ti,sysc������� ���disabled�������������������������+�����������e������ ����������target-module@8000������������ti,sysc������� ���disabled�������������������������+�����������e�����������������target-module@a000������������ti,sysc-omap4�ti,sysc�������������������������������� ��lrev�sysc������������������������������������������v����������������������������������l�����������������fck����������������������+�����������e��������������������segment@180000������������simple-bus�����������������������+���������segment@200000������������simple-bus�����������������������+��������h��e����!���������!���������� ���������� �������@�� @������P�� P������`�� `������p�� p����� ��! �����0��!0��������� ���������� ���������!��������!�����`��!`�����p��!p�����@��!@�����P��!P��������!���������!���������"��������"�����`��"`�����p��"p��������"���������"���������"���������"���������!���������!��������target-module@4000������������ti,sysc������� ���disabled�������������������������+�����������e������@����������target-module@6000������������ti,sysc������� ���disabled�������������������������+�����������e������`����������target-module@a000������������ti,sysc������� ���disabled�������������������������+�����������e�����������������target-module@c000������������ti,sysc������� ���disabled�������������������������+�����������e�����������������target-module@10000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@12000�����������ti,sysc������� ���disabled�������������������������+�����������e����� ����������target-module@14000�����������ti,sysc������� ���disabled�������������������������+�����������e�����@����������target-module@16000�����������ti,sysc������� ���disabled�������������������������+�����������e�����`����������target-module@18000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@1c000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@1e000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@20000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@26000�����������ti,sysc������� ���disabled�������������������������+�����������e�����`����������target-module@28000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@2a000�����������ti,sysc������� ���disabled�������������������������+�����������e�������������������segment@280000������������simple-bus�����������������������+���������segment@300000������������simple-bus�����������������������+������������e�����0���������4���������2����@��@��2@��� ��`��2`�����p��2p��������2���������2���������3���������2���� �����2����@�����1����������1����@�����1���� �����1���� ����target-module@0�����������ti,sysc������� ���disabled�������������������������+������������e�����������������������������@��������� ��������� ���������@��@��@��� ��`��`�����p��p������������������������������ ���������@����������������������interconnect@48000000�������������ti,omap4-l4-per�simple-bus��������0����H������H�����H�����H�����H�����H�������������lap�la�ia0�ia1�ia2�ia3������������������������+�����������e����H���� ��� ��H ��� �����segment@0�������������simple-bus�����������������������+�����������e���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����������������������������������������P��P�����`��`�����p��p��������������������������������������������������������������������������������������������������������������������������������������������������� �� �����0��0������������ `�� `����� p�� p�����`��`�����p��p�����������������������`��`�����p��p��������������������������������������� ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ���� �� �� ����� @�� @����� `�� `����� ��� ����@�� ��� ������ ��� ������ ��� ������ �� �����0��0�����@��@�����P��P����������������������������������������� �� ����� �� ����� P�� P����� `�� `����� �� ����� 0�� 0�������������������������������� P�� P�������target-module@20000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������lrev�sysc�syss����������������������v�������������������������������������m��0��������������fck����������������������+�����������e�������������serial@0��������������ti,omap4-uart�����������������������������������J������������l����������default�������������n���������okay�������������target-module@32000�����������ti,sysc-omap2-timer�ti,sysc������������ ����� ���� �����������lrev�sysc�syss�������������'��������v����������������������������������m�����������������fck����������������������+�����������e����� �������timer@0�����������ti,omap3430-timer����������������������������������m�������������������fck�timer_sys_ck�������������������&������������target-module@34000�����������ti,sysc-omap4-timer�ti,sysc������������@�����@��������� ��lrev�sysc�����������������������v��������������������������m��� ��������������fck����������������������+�����������e�����@�������timer@0�����������ti,omap4430-timer����������������������������������m��� ����������������fck�timer_sys_ck�������������������'������������target-module@36000�����������ti,sysc-omap4-timer�ti,sysc������������`�����`��������� ��lrev�sysc�����������������������v��������������������������m���(��������������fck����������������������+�����������e�����`�������timer@0�����������ti,omap4430-timer����������������������������������m���(����������������fck�timer_sys_ck�������������������(������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������m���0��������������fck����������������������+�����������e�������������timer@0�����������ti,omap4430-timer����������������������������������m���0����������������fck�timer_sys_ck�������������������-������������+���������target-module@40000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@55000�����������ti,sysc-omap2�ti,sysc��������������P�����P����Q�����������lrev�sysc�syss����������������������v�������������������������������������m���@�������m���@��������� ����fck�dbclk������������������������+�����������e�����P�������gpio@0������������ti,omap4-gpio�����������������������������������������������.��������>������������ ��������5������������������������target-module@57000�����������ti,sysc-omap2�ti,sysc��������������p�����p����q�����������lrev�sysc�syss����������������������v�������������������������������������m���H�������m���H��������� ����fck�dbclk������������������������+�����������e�����p�������gpio@0������������ti,omap4-gpio�����������������������������������������������.��������>������������ ��������5������������������������target-module@59000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss����������������������v�������������������������������������m���P�������m���P��������� ����fck�dbclk������������������������+�����������e�������������gpio@0������������ti,omap4-gpio����������������������������������� ������������.��������>������������ ��������5��������������q���������target-module@5b000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss����������������������v�������������������������������������m���X�������m���X��������� ����fck�dbclk������������������������+�����������e�������������gpio@0������������ti,omap4-gpio�����������������������������������!������������.��������>������������ ��������5������������target-module@5d000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss����������������������v�������������������������������������m���`�������m���`��������� ����fck�dbclk������������������������+�����������e�������������gpio@0������������ti,omap4-gpio�����������������������������������"������������.��������>������������ ��������5��������������y���������target-module@60000�����������ti,sysc-omap2�ti,sysc��������������������������������������lrev�sysc�syss���������������������v�������������������������������������m������������������fck����������������������+�����������e�������������i2c@0��������� ����ti,omap4-i2c������������������������������������=������������������������+�������������default�������������o���������okay�����������������tsc2004@48������������ti,tsc2004���������������H���������default�������������p������������q�������������������� ���disabled����������tmp105@49��������� ����ti,tmp105����������������I������eeprom@50�������������microchip,24c32�atmel,24c32��������������P������������target-module@6a000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������lrev�sysc�syss����������������������v�������������������������������������m�� ��������������fck����������������������+�����������e�������������serial@0��������������ti,omap4-uart�����������������������������������H������������l����������okay�������������default�������������r���������target-module@6c000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������lrev�sysc�syss����������������������v�������������������������������������m��(��������������fck����������������������+�����������e�������������serial@0��������������ti,omap4-uart�����������������������������������I������������l����������okay�������������default�������������s���������target-module@6e000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������lrev�sysc�syss����������������������v�������������������������������������m��8��������������fck����������������������+�����������e�������������serial@0��������������ti,omap4-uart�����������������������������������F������������l������� ���disabled�������������target-module@70000�����������ti,sysc-omap2�ti,sysc��������������������������������������lrev�sysc�syss���������������������v�������������������������������������m������������������fck����������������������+�����������e�������������i2c@0��������� ����ti,omap4-i2c������������������������������������8������������������������+�������������default�������������t���������okay�����������������twl@48���������������H����������������������������ti,twl6030����������� ��������5������������default�������������u���v���rtc�����������ti,twl4030-rtc�������������������regulator-vaux1�����������ti,twl6030-vaux1��������������B@���������-��������regulator-vaux2�����������ti,twl6030-vaux2��������������O����������*��������regulator-vaux3�����������ti,twl6030-vaux3��������������B@���������-��������regulator-vmmc������������ti,twl6030-vmmc�����������O����������-��������������������regulator-vpp�������������ti,twl6030-vpp������������w@���������&%�������regulator-vusim�����������ti,twl6030-vusim��������������-�����������-�����������8������regulator-vdac������������ti,twl6030-vdac�������������������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio�������������8������regulator-vusb������������ti,twl6030-vusb������������w������regulator-v1v8������������ti,twl6030-v1v8����������8�����������z������regulator-v2v1������������ti,twl6030-v2v1����������8�����������{������usb-comparator������������ti,twl6030-usb���������������� ��������L���w������pwm�����������ti,twl6030-pwm����������W���������pwmled������������ti,twl6030-pwmled�����������W���������gpadc�������������ti,twl6030-gpadc�����������������������b������������twl@4b������������ti,twl6040����������������������������K���������default�������������x���������������w�����������t���y�������������������z������������{����������������������������������target-module@72000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� ������������lrev�sysc�syss���������������������v�������������������������������������m������������������fck����������������������+�����������e����� �������i2c@0��������� ����ti,omap4-i2c������������������������������������9������������������������+���������� ���disabled�������������target-module@76000�����������ti,sysc-omap4�ti,sysc��������������`�����`��������� ��lrev�sysc�����������������������v��������������������������m����������������fck����������������������+�����������e�����`����������target-module@78000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss���������������������v����������������������������������m���8��������������fck����������������������+�����������e�������������elm@0�������������ti,am3352-elm������������������� ������������������������� ���disabled�������������target-module@86000�����������ti,sysc-omap2-timer�ti,sysc������������`�����`����`�����������lrev�sysc�syss�������������'��������v����������������������������������m�����������������fck����������������������+�����������e�����`�������timer@0�����������ti,omap3430-timer����������������������������������m�������������������fck�timer_sys_ck�������������������.������������+���������target-module@88000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������m�����������������fck����������������������+�����������e�������������timer@0�����������ti,omap4430-timer����������������������������������m�������������������fck�timer_sys_ck�������������������/������������+���������target-module@90000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���������� ��lrev�sysc�����������������������v��������������������|��� ��������������fck����������������������+�����������e����� ���� ����rng@0��������� ����ti,omap4-rng�������������������� ����������������4������������target-module@96000�����������ti,sysc-omap2�ti,sysc�������������� `������������lsysc����������������������v�����������������������m������������������fck����������������������+�����������e����� `�������mcbsp@0�����������ti,omap4-mcbsp����������������������������lmpu����������������������������common���������������������������}������}��� ���������tx�rx��������� ���disabled�������������target-module@98000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ��lrev�sysc�����������������������v��������������������������m������������������fck����������������������+�����������e����� ��������spi@0�������������ti,omap4-mcspi����������������������������������A������������������������+����������������������@������}���#���}���$���}���%���}���&���}���'���}���(���}���)���}���*������ ���tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3����������okay�������������default�������������~���eth@0�������������ks8851�����������default����������������������n6���������������������������y��������������������������target-module@9a000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ��lrev�sysc�����������������������v��������������������������m������������������fck����������������������+�����������e����� ��������spi@0�������������ti,omap4-mcspi����������������������������������B������������������������+���������������������� ������}���+���}���,���}���-���}���.���������tx0�rx0�tx1�rx1������� ���disabled�������������target-module@9c000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ��lrev�sysc���������������������������������������������v��������������������������\�����������������fck����������������������+�����������e����� ��������mmc@0�������������ti,omap4-hsmmc����������������������������������S�����������������������������������}���=���}���>���������tx�rx������������������������default����������������������������������*������������4���������okay�������������target-module@9e000�����������ti,sysc������� ���disabled�������������������������+�����������e����� �����������target-module@a2000�����������ti,sysc������� ���disabled�������������������������+�����������e����� ����������target-module@a4000�����������ti,sysc������� ���disabled�������������������������+�����������e����� @�������� P����������target-module@a5000�����������ti,sysc-omap2�ti,sysc�������������� P0���� P4���� P8�����������lrev�sysc�syss����������������������v�������������������������������������|�����������������fck����������������������+�����������e����� P�������des@0��������� ����ti,omap4-des�������������������������������������R���������������}���u���}���t���������tx�rx������������target-module@a8000�����������ti,sysc������� ���disabled�������������������������+�����������e����� ����@�������target-module@ad000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ��lrev�sysc���������������������������������������������v��������������������������m�����������������fck����������������������+�����������e����� ��������mmc@0�������������ti,omap4-hsmmc����������������������������������^�������������������������}���M���}���N���������tx�rx��������� ���disabled�������������target-module@b0000�����������ti,sysc������� ���disabled�������������������������+�����������e����������������target-module@b2000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� �����������lrev�sysc�syss����������������������������������J�������������m���h��������������fck����������������������+�����������e����� �������1w@0��������������ti,omap3-1w���������������������������������:������������target-module@b4000�����������ti,sysc-omap4�ti,sysc��������������@�����@��������� ��lrev�sysc���������������������������������������������v��������������������������\�����������������fck����������������������+�����������e�����@�������mmc@0�������������ti,omap4-hsmmc����������������������������������V�������������������������}���/���}���0���������tx�rx��������� ���disabled�������������target-module@b8000�����������ti,sysc-omap4�ti,sysc������������������������������ ��lrev�sysc�����������������������v��������������������������m������������������fck����������������������+�����������e�������������spi@0�������������ti,omap4-mcspi����������������������������������[������������������������+����������������������������}������}������������tx0�rx0������� ���disabled�������������target-module@ba000�����������ti,sysc-omap4�ti,sysc������������������������������ ��lrev�sysc�����������������������v��������������������������m������������������fck����������������������+�����������e�������������spi@0�������������ti,omap4-mcspi����������������������������������0������������������������+����������������������������}���F���}���G���������tx0�rx0������� ���disabled�������������target-module@d1000�����������ti,sysc-omap4�ti,sysc�������������� ����� ��������� ��lrev�sysc���������������������������������������������v��������������������������m����������������fck����������������������+�����������e����� �������mmc@0�������������ti,omap4-hsmmc����������������������������������`�������������������������}���9���}���:���������tx�rx������������okay�������������default�����������������������������������7��������*������������E���������������������+�������wlcore@2���������� ����ti,wl1271���������������������������������������� �����������XI��������������target-module@d5000�����������ti,sysc-omap4�ti,sysc�������������� P����� P��������� ��lrev�sysc���������������������������������������������v��������������������������m��@��������������fck����������������������+�����������e����� P�������mmc@0�������������ti,omap4-hsmmc����������������������������������;�������������������������}���;���}���<���������tx�rx������������okay�������������default����������������������������������*�����������l���q�������������������segment@200000������������simple-bus�����������������������+�����������e����5��������5�������target-module@150000��������������ti,sysc-omap2�ti,sysc��������������������������������������lrev�sysc�syss���������������������v�������������������������������������m������������������fck����������������������+�����������e�������������i2c@0��������� ����ti,omap4-i2c������������������������������������>������������������������+�������������okay�������������default���������������������������������������interconnect@40100000�������������ti,omap4-l4-abe�simple-pm-bus�������������@�����@������������lla�ap�����������u�������������������������+�����������e����@�����I���I���������segment@0�������������simple-pm-bus������������������������+��������0��e��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p��������������������������������������������������������������������������� �� �����0��0����������������������������������������������������������������������������������������������� ��� ������ ��� ������������������������������� �� ����I���I������I��I�����I �I ����I0�I0����I@�I@����IP�IP����I`�I`����Ip�Ip����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I�I����I �I ����I0�I0����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I ��I �����I ��I �����I��I�����I��I�����I�I����I �I �������target-module@22000�����������ti,sysc-omap2�ti,sysc�������������� ������������lsysc����������������������v�����������������������M���(��������������fck����������������������+�����������e����� ����I �I �������mcbsp@0�����������ti,omap4-mcbsp��������������������I �������������lmpu�dma����������������������������common���������������������������}���!���}���"���������tx�rx��������� ���disabled�������������target-module@24000�����������ti,sysc-omap2�ti,sysc��������������@������������lsysc����������������������v�����������������������M���0��������������fck����������������������+�����������e�����@����I@�I@�������mcbsp@0�����������ti,omap4-mcbsp��������������������I@�������������lmpu�dma����������������������������common���������������������������}������}������������tx�rx��������� ���disabled�������������target-module@26000�����������ti,sysc-omap2�ti,sysc��������������`������������lsysc����������������������v�����������������������M���8��������������fck����������������������+�����������e�����`����I`�I`�������mcbsp@0�����������ti,omap4-mcbsp��������������������I`�������������lmpu�dma����������������������������common���������������������������}������}������������tx�rx��������� ���disabled�������������target-module@28000�����������ti,sysc-mcasp�ti,sysc������������������������������ ��lrev�sysc������������v��������������������������M��� ��������������fck����������������������+�����������e����������I��I�����������target-module@2a000�����������ti,sysc������� ���disabled�������������������������+�����������e����������I��I�����������target-module@2e000�����������ti,sysc-omap4�ti,sysc������������������������������ ��lrev�sysc�����������������������v��������������������������M�����������������fck����������������������+�����������e����������I��I��������dmic@0������������ti,omap4-dmic��������������������I�������������lmpu�dma����������������r���������������}���C���������up_link������� ���disabled�������������target-module@30000�����������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss��������������"��������v�������������������������������������M���h��������������fck����������������������+�����������e����������I��I��������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������������������������������P������������target-module@32000�����������ti,sysc-omap4�ti,sysc�������������� ����� ��������� ��lrev�sysc�����������������������v��������������������������M�����������������fck����������������������+�����������e����� ����I �I �������������okay�������������default�����������������mcpdm@0�����������ti,omap4-mcpdm�������������������I ������������lmpu�dma����������������p���������������}���A���}���B���������up_link�dn_link�������������������������pdmclk�����������������������target-module@38000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������M���H��������������fck����������������������+�����������e����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������M���H�����������������fck�timer_sys_ck�������������������)����������������������target-module@3a000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������M���P��������������fck����������������������+�����������e����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������M���P�����������������fck�timer_sys_ck�������������������*����������������������target-module@3c000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������M���X��������������fck����������������������+�����������e����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������M���X�����������������fck�timer_sys_ck�������������������+����������������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ��lrev�sysc�����������������������v��������������������������M���`��������������fck����������������������+�����������e����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������M���`�����������������fck�timer_sys_ck�������������������,������������+�������������������target-module@80000�����������ti,sysc������� ���disabled�������������������������+�����������e����������I��I�����������target-module@a0000�����������ti,sysc������� ���disabled�������������������������+�����������e����� �����I ��I �����������target-module@c0000�����������ti,sysc������� ���disabled�������������������������+�����������e����������I��I�����������target-module@f1000�����������ti,sysc-omap4�ti,sysc���������������������������� ��lrev�sysc����������������������������������v�����������������������M�����������������fck����������������������+�����������e���������I�I����������������sram@40304000��������� ����mmio-sram�������������@0@����������������������gpmc@50000000�������������ti,omap4430-gpmc��������������P���������������������������+���������������������������������}������������rxtx������������������������������������gpmc���������������������������L����������fck���������� ��������5������������.��������>��������� ���disabled����������target-module@52000000������������ti,sysc-omap4�ti,sysc�����������iss�����������R������R����������� ��lrev�sysc���������������������������������������������v�������������������������������������l������������������fck����������������������+�����������e����R������������target-module@55082000������������ti,sysc-omap2�ti,sysc�������������U ����U ���U �����������lrev�sysc�syss�����������v����������������������������������������������������fck������������������������ rstctrl���������e����U �������������+������������������mmu@0�������������ti,omap4-iommu����������������������������������d����������������������������������������������target-module@4012c000������������ti,sysc-omap4�ti,sysc�������������@�����@���������� ��lrev�sysc�����������������������v��������������������������M���@��������������fck����������������������+�����������e����@�����I��I�����������dmm@4e000000���������� ����ti,omap4-dmm��������������N���������������������q�����������dmm�������emif@4c000000�������������ti,emif-4d������������L���������������������n�����������emif1������������������������������������������������������������emif@4d000000�������������ti,emif-4d������������M���������������������o�����������emif2������������������������������������������������������������dsp������� ����ti,omap4-dsp������������������������������*���������������b�����������������a����������������1omap4-dsp-fw.xe64T����������?�������������� ���disabled����������ipu@55020000���������� ����ti,omap4-ipu��������������U�������������ll2ram�����������*���������������������������������������������������������1omap4-ipu-fw.xem3�����������?�������������� ���disabled����������target-module@4b501000������������ti,sysc-omap2�ti,sysc�������������KP����KP����KP������������lrev�sysc�syss����������������������v�������������������������������������|������������������fck����������������������+�����������e����KP�������aes@0��������� ����ti,omap4-aes�������������������������������������U���������������}���o���}���n���������tx�rx������������target-module@4b701000������������ti,sysc-omap2�ti,sysc�������������Kp����Kp����Kp������������lrev�sysc�syss����������������������v�������������������������������������|�����������������fck����������������������+�����������e����Kp�������aes@0��������� ����ti,omap4-aes�������������������������������������@���������������}���r���}���q���������tx�rx������������target-module@4b100000������������ti,sysc-omap3-sham�ti,sysc������������K����K���K�����������lrev�sysc�syss����������������������v����������������������������������|���(��������������fck����������������������+�����������e����K��������sham@0������������ti,omap4-sham�����������������������������������3���������������}���w���������rx�����������regulator-abb-mpu��������� ����ti,abb-v2������������abb_mpu�����������������������+������������F�������������������������_���2��������p������������okay��������������J0{����J0`���J�"h���������'��lbase-address�int-address�efuse-address��������x���������������������������O���������������������������������������������������������������1��������������������������regulator-abb-iva��������� ����ti,abb-v2������������abb_iva�����������������������+������������F�������������������������_���2��������p������������okay��������������J0{����J0`���J�"h���������'��lbase-address�int-address�efuse-address��������x����~����������������������e �������������������������������� �����������������������������������������������������������target-module@56000000������������ti,sysc-omap4�ti,sysc�������������V������V����������� ��lrev�sysc����������������������������������v���������������������������������������������fck����������������������+�����������e����V������������target-module@58000000������������ti,sysc-omap2�ti,sysc�������������X������X����������� ��lrev�syss���������������������0��������������������������� ����������� ���������������������fck�hdmi_clk�sys_clk�tv_clk����������������������+�����������e����X���������dss@0��������� ����ti,omap4-dss�������������������������������okay�����������������������������������fck����������������������+�����������e��������������target-module@1000������������ti,sysc-omap2�ti,sysc�������������������������������������lrev�sysc�syss�����������v���������������������������������������������������������������������������������� ����������fck�sys_clk����������������������+�����������e�������������dispc@0�����������ti,omap4-dispc��������������������������������������������������������������������fck����������target-module@2000������������ti,sysc-omap2�ti,sysc��������������� ������ ����� �����������lrev�sysc�syss�����������v���������������������������������������������������������������� ����������fck�sys_clk����������������������+�����������e������ �������encoder@0�������������������������� ���disabled����������������������������L����������fck�ick����������target-module@3000������������ti,sysc-omap2�ti,sysc���������������0������������lrev���������������������� ����������sys_clk����������������������+�����������e������0�������encoder@0�������������ti,omap4-venc�������������������������� ���disabled�����������������������������������fck����������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@�����������lrev�sysc�syss�����������v����������������������������������������������������+�����������e������@�������encoder@0��������� ����ti,omap4-dsi���������������������������@������ ��������lproto�phy�pll������������������5��������� ���disabled������������������������������������ ����������fck�sys_clk����������������������+�������������target-module@5000������������ti,sysc-omap2�ti,sysc���������������P������P�����P�����������lrev�sysc�syss�����������v����������������������������������������������������+�����������e������P�������encoder@0��������� ����ti,omap4-dsi���������������������������@������ ��������lproto�phy�pll������������������T��������� ���disabled������������������������������������ ����������fck�sys_clk����������������������+�������������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`������`��������� ��lrev�sysc������������v��������������������������������������� ���������������������fck�dss_clk����������������������+�����������e������`��� ����encoder@0�������������ti,omap4-hdmi��������� �������������������������������������lwp�pll�phy�core����������������e������������okay������������������������� ����������� ����������fck�sys_clk�������������}���L������ ���audio_tx�������������default������������������������������port�������endpoint��������������������������������������������������bandgap@4a002260��������������J�"`���J�#,���J�#x�������������ti,omap4460-bandgap����������������~�����������o���������������������������������������������thermal-zones������cpu_thermal������������������������������������������������������\��۫���trips������cpu_alert������������������������������������passive�������������������cpu_crit���������������H����������������� ����critical�������������cooling-maps�������map0���������������������������������������������������memory@80000000�����������memory����������������@���������sound�������������ti,abe-twl6040�������� ��*VAR-SOM-OM44������������3I����������@������������I����������L��THeadset Stereophone�HSOL�Headset Stereophone�HSOR�AFML�Line In�AFMR�Line In�������hsusb1_phy������������usb-nop-xceiv������������default��������������������������e���y��������������q������������u�����������������/������ ����main_clk������������$�������������`������fixedregulator-vbat�����������regulator-fixed����������VBAT��������������2Z����������2Z����������8���������|������������������wl12xx_vmmc����������default������������������������regulator-fixed����������vwl1271�����������w@���������w@������������������������������p����������������������������leds���������� ����gpio-leds������������default�����������������led0�������������var:green:led0����������o���y��� ���������� ���heartbeat���������led1�������������var:green:led1����������o���y����������������gpio-keys��������� ����gpio-keys������������default�����������������������������������+�������user-key@184�������������user������������o���y�������������������������������������connector�������������hdmi-connector�����������default�����������������������hdmi��������������a��������������������������port�������endpoint�������������������������������������������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�i2c3�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�rproc0�rproc1�display0�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�#cooling-cells�phandle�ti,hwmods�interrupts�interrupt-controller�#interrupt-cells�cache-unified�cache-level�sram�ranges�reg-names�ti,sysc-sidle�#clock-cells�ti,index-starts-at-one�ti,bit-shift�clock-mult�clock-div�ti,max-div�ti,dividers�#reset-cells�#power-domain-cells�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�status�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�clock-frequency�ti,autoidle-shift�ti,invert-autoidle-bit�ti,index-power-of-two�assigned-clock-rates�ti,clock-div�ti,clock-mult�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�interrupt-names�port1-mode�remote-wakeup-connected�phys�resets�reset-names�#iommu-cells�usb-phy�phy-names�multipoint�num-eps�ram-bits�ctrl-module�interface-type�power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�ti,sysc-delay-us�ti,timer-pwm�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�ti,buffer-size�dmas�dma-names�ti,spi-num-cs�spi-max-frequency�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�ti,non-removable�cap-power-off-card�ref-clock-frequency�cd-gpios�power-domains�ti,timer-dsp�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�ti,iommu-bus-err-back�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�ti,bootreg�iommus�firmware-name�mboxes�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�vdda-supply�remote-endpoint�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�ti,model�ti,mclk-freq�ti,mcpdm�ti,twl6040�ti,audio-routing�reset-gpios�vcc-supply�regulator-boot-on�startup-delay-us�label�linux,default-trigger�linux,code�wakeup-source�hpd-gpios�