�
���V����8�K����(�������������KP�����������������������������"����ti,omap4-sdp�ti,omap4430�ti,omap4������������������������������������+������������7TI OMAP4 SDP board�����chosen��������aliases�������?���=/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���B/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���G/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������E���L/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0����������?���Q/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���V/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���[/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���`/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���e/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���j/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���r/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���z/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B����/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0���������	����/ocp/dsp��������������/ocp/ipu@55020000���������G����/ocp/target-module@58000000/dss@0/target-module@4000/encoder@0/panel@0��������G����/ocp/target-module@58000000/dss@0/target-module@5000/encoder@0/panel@0������������/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a9�������������cpu���������������������������������������������������cpu�������������������� �����������	'��O��5����a��������������������������������cpu@1�������������arm,cortex-a9�������������cpu������������������������������������pmu�����������arm,cortex-a9-pmu�����������debugss�������interrupt-controller@48241000�������������arm,cortex-a9-gic������������'��������<�������������H$����H$���������������������������������cache-controller@48242000�������������arm,pl310-cache�����������H$ �������������M��������[��������������������local-timer@48240600��������������arm,cortex-a9-twd-timer������������������������H$���� ��������g������
��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu�����������'��������<�������������H(���������������������������������soc�����������ti,omap-infra������mpu�������
����ti,omap4-mpu������������mpu���������r���������iva�������	����ti,ivahd������������iva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������w��������l3_main_1�l3_main_2�l3_main_3�������������D������D����� �E��������������g�������	����������
������interconnect@4a300000�������������ti,omap4-l4-wkup�simple-bus�����������J0�����J0����J0����������
��~ap�la�ia0������������������������+���������$��w����J0��������J1��������J2��������segment@0�������������simple-bus�����������������������+������������w�������������������������������`���`��� ������������������������������������@���@������P���P�����������������������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@���������	��~rev�sysc������������������������������������0��������������fck����������������������+�����������w������@�������counter@0�������������ti,omap-counter32k������������������� ���������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`������������~rev����������������������+�����������w������`��� ����prm@0�������������ti,omap4-prm�simple-bus����������������� ���������g�������������������������������+�����������w���������� ����clocks�����������������������+�������sys_clkin_ck@110�����������������������
����ti,mux-clock��������������������	���
���������
������������������������������������������abe_dpll_bypass_clk_mux_ck@108���������������������
����ti,mux-clock�������������������������������������������������������3������abe_dpll_refclk_mux_ck@10c���������������������
����ti,mux-clock�������������������������������������������2������dbgclk_mux_ck��������������������������fixed-factor-clock���������������������������������������������l4_wkup_clk_mux_ck@108���������������������
����ti,mux-clock��������������������������������������syc_clk_div_ck@100�������������������������ti,divider-clock������������������������������������������������������������usim_ck@1858���������������������������ti,divider-clock�����������������������������������������X��������������������������������usim_fclk@1858�������������������������ti,gate-clock����������������������������������������X������trace_clk_div_ck���������������������������ti,clkdm-gate-clock��������������������������������������bandgap_fclk@1888��������������������������ti,gate-clock��������������������������������������������������clockdomains�������emu_sys_clkdm�������������ti,clockdomain������������������������l4_wkup_cm@1800�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ���\��������������������������������emu_sys_cm@1a00�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� �����������������������������������prm@400�������#����ti,omap4-prm-inst�ti,omap-prm-inst�����������������������������������������]������prm@500�������#����ti,omap4-prm-inst�ti,omap-prm-inst�������������������������������������������������prm@700�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������������������prm@f00�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������prm@1b00����������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������@������������������������target-module@a000������������ti,sysc-omap4�ti,sysc����������������������������~rev����������������������+�����������w��������������scrm@0������������ti,omap4-scrm������������������� ����clocks�����������������������+�������auxclk0_src_gate_ck@310�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk0_src_mux_ck@310�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk0_src_ck�������������������������ti,composite-clock�����������������������������������auxclk0_ck@310�������������������������ti,divider-clock����������������������������������������������������������������*������auxclk1_src_gate_ck@314�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk1_src_mux_ck@314�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk1_src_ck�������������������������ti,composite-clock�����������������������������������auxclk1_ck@314�������������������������ti,divider-clock����������������������������������������������������������������+������auxclk2_src_gate_ck@318�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk2_src_mux_ck@318�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk2_src_ck�������������������������ti,composite-clock����������������������������� ������auxclk2_ck@318�������������������������ti,divider-clock����������������� �����������������������������������������������,������auxclk3_src_gate_ck@31c�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������!������auxclk3_src_mux_ck@31c�������������������������ti,composite-mux-clock��������������������������������������������������������"������auxclk3_src_ck�������������������������ti,composite-clock���������������!���"�����������#������auxclk3_ck@31c�������������������������ti,divider-clock�����������������#�����������������������������������������������-������auxclk4_src_gate_ck@320�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������� �����������$������auxclk4_src_mux_ck@320�������������������������ti,composite-mux-clock��������������������������������������������� �����������%������auxclk4_src_ck�������������������������ti,composite-clock���������������$���%�����������&������auxclk4_ck@320�������������������������ti,divider-clock�����������������&������������������������������������ �����������.������auxclk5_src_gate_ck@324�������������������� ����ti,composite-no-wait-gate-clock��������������������������������������$�����������'������auxclk5_src_mux_ck@324�������������������������ti,composite-mux-clock���������������������������������������������$�����������(������auxclk5_src_ck�������������������������ti,composite-clock���������������'���(�����������)������auxclk5_ck@324�������������������������ti,divider-clock�����������������)������������������������������������$�����������/������auxclkreq0_ck@210����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq1_ck@214����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq2_ck@218����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq3_ck@21c����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq4_ck@220����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������ ������auxclkreq5_ck@224����������������������
����ti,mux-clock�����������������*���+���,���-���.���/������������������������$���������clockdomains����������������target-module@c000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_wkup���������������������������������	��~rev�sysc�����������������������������������������������+�����������w��������������scm@c000��������������ti,omap4-scm-wkup��������������������������������segment@10000�������������simple-bus�����������������������+���������x��w��������������������@��@������P��P�������������������������������������������������������������������target-module@0�����������ti,sysc-omap2�ti,sysc���������������������������������������~rev�sysc�syss��������������������������������������������!��������������������������������������
����fck�dbclk������������������������+�����������w��������������gpio@0������������ti,omap4-gpio����������������������������g�������������������.���������@��������P������������'��������<������������������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@�����������~rev�sysc�syss��������������"������������������������������!���������������������������������fck����������������������+�����������w������@�������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt�����������������������������g�������P������������target-module@8000������������ti,sysc-omap2-timer�ti,sysc��������������������������������������~rev�sysc�syss�������������'���������������������������!������������������� ��������������fck����������������������+�����������w��������������������\���������p���timer@0�����������ti,omap3430-timer������������������������������������� ����������������fck�timer_sys_ck������������g�������%������������{��������������� ������������������������target-module@c000������������ti,sysc-omap2�ti,sysc����������������������������������������~rev�sysc�syss�������������'���������������������������!�������������������X��������������fck����������������������+�����������w��������������keypad@0��������������ti,omap4-keypad���������������������������g�������x�����������~mpu�������������������������������������������f��?�������*�� �!�"���@���%���-�.�/�k�A���4�:��,�N�0�;�B����9�����<�s���&�i���#�$�=�C�r�2�j����1�������g����������>��`�l�������������������target-module@e000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_pad_wkup���������������������������������	��~rev�sysc�����������������������������������������������+�����������w��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@���8���������������������+������������������������<������������'��������
�����������(������pinmux_twl6030_wkup_pins������������E�����������������q���������������segment@20000�������������simple-bus�����������������������+������������w��`��`���������������������������������� �� ������0��0������@��@������P��P������p��p���������������������������target-module@0�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����������������target-module@2000������������ti,sysc�������	��Ydisabled�������������������������+�����������w������ ����������target-module@4000������������ti,sysc�������	��Ydisabled�������������������������+�����������w������@����������target-module@6000������������ti,sysc�������	��Ydisabled�������������������������+���������0��w������`���������p������ ����������0��������������������interconnect@4a000000�������������ti,omap4-l4-cfg�simple-bus������������J������J�����J�����������
��~ap�la�ia0������������������������+���������T��w����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0�������������simple-bus�����������������������+������������w������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p���������������������@�� �� �����0��0�������������� �������������`��`�����p��p������������ �����������@��@�����P��P�������target-module@2000������������ti,sysc-omap4�ti,sysc�����������ctrl_module_core���������������� ������ ���������	��~rev�sysc�����������������������������������������������+�����������w������ �������scm@0�������������ti,omap4-scm-core�simple-bus������������������������������������������+�����������w��������������scm_conf@0������������syscon����������������������������������������+���������������������control-phy@300�����������ti,control-phy-usb2�������������������������~power��������������`������control-phy@33c�����������ti,control-phy-otghs����������������<�����������~otghs_control��������������_������������target-module@4000������������ti,sysc-omap4�ti,sysc���������������@������������~rev����������������������+�����������w������@�������cm1@0�������������ti,omap4-cm1�simple-bus����������������� ����������������������+�����������w���������� ����clocks�����������������������+�������extalt_clkin_ck������������������������fixed-clock���������`�D�������pad_clks_src_ck������������������������fixed-clock���������`��������������0������pad_clks_ck@108������������������������ti,gate-clock����������������0������������������������������pad_slimbus_core_clks_ck���������������������������fixed-clock���������`���������secure_32k_clk_src_ck��������������������������fixed-clock���������`����������slimbus_src_clk������������������������fixed-clock���������`��������������1������slimbus_clk@108������������������������ti,gate-clock����������������1������������
������������������sys_32k_ck�������������������������fixed-clock���������`���������������������virt_12000000_ck���������������������������fixed-clock���������`��������������������virt_13000000_ck���������������������������fixed-clock���������`��]@�����������	������virt_16800000_ck���������������������������fixed-clock���������`�Y������������
������virt_19200000_ck���������������������������fixed-clock���������`$�������������������virt_26000000_ck���������������������������fixed-clock���������`��������������������virt_27000000_ck���������������������������fixed-clock���������`��������������
������virt_38400000_ck���������������������������fixed-clock���������`I�������������������tie_low_clock_ck���������������������������fixed-clock���������`����������utmi_phy_clkout_ck�������������������������fixed-clock���������`���������xclk60mhsp1_ck�������������������������fixed-clock���������`��������������Z������xclk60mhsp2_ck�������������������������fixed-clock���������`��������������[������xclk60motg_ck��������������������������fixed-clock���������`���������dpll_abe_ck@1e0������������������������ti,omap4-dpll-m4xen-clock����������������2���3���������������������������������4������dpll_abe_x2_ck@1f0�������������������������ti,omap4-dpll-x2-clock���������������4������������������������5������dpll_abe_m2x2_ck@1f0���������������������������ti,divider-clock�����������������5��������������������p�����������������������������������������������6������abe_24m_fclk���������������������������fixed-factor-clock���������������6������������������������������abe_clk@108������������������������ti,divider-clock�����������������6����������������������������������������dpll_abe_m3x2_ck@1f4���������������������������ti,divider-clock�����������������5��������������������p�����������������������������������������������7������core_hsd_byp_clk_mux_ck@12c��������������������
����ti,mux-clock��������������������7������������������������,�����������8������dpll_core_ck@120���������������������������ti,omap4-dpll-core-clock��������������������8������������ ��$��,��(�����������9������dpll_core_x2_ck������������������������ti,omap4-dpll-x2-clock���������������9�����������:������dpll_core_m6x2_ck@140��������������������������ti,divider-clock�����������������:��������������������p���������������@��������������������������dpll_core_m2_ck@130������������������������ti,divider-clock�����������������9��������������������p���������������0�������������������������������;������ddrphy_ck��������������������������fixed-factor-clock���������������;������������������������������dpll_core_m5x2_ck@13c��������������������������ti,divider-clock�����������������:��������������������p���������������<�������������������������������<������div_core_ck@100������������������������ti,divider-clock�����������������<������������������������������������G������div_iva_hs_clk@1dc�������������������������ti,divider-clock�����������������<����������������������������������������������@������div_mpu_hs_clk@19c�������������������������ti,divider-clock�����������������<����������������������������������������������F������dpll_core_m4x2_ck@138��������������������������ti,divider-clock�����������������:��������������������p���������������8�������������������������������=������dll_clk_div_ck�������������������������fixed-factor-clock���������������=������������������������������dpll_abe_m2_ck@1f0�������������������������ti,divider-clock�����������������4����������������������������������������������J������dpll_core_m3x2_gate_ck@134��������������������� ����ti,composite-no-wait-gate-clock��������������:������������������������4�����������>������dpll_core_m3x2_div_ck@134��������������������������ti,composite-divider-clock���������������:������������������������4���������������������?������dpll_core_m3x2_ck��������������������������ti,composite-clock���������������>���?�����������������dpll_core_m7x2_ck@144��������������������������ti,divider-clock�����������������:��������������������p���������������D��������������������������iva_hsd_byp_clk_mux_ck@1ac���������������������
����ti,mux-clock��������������������@������������������������������������A������dpll_iva_ck@1a0������������������������ti,omap4-dpll-clock�����������������A����������������������������������B���������7��������������B������dpll_iva_x2_ck�������������������������ti,omap4-dpll-x2-clock���������������B�����������C������dpll_iva_m4x2_ck@1b8���������������������������ti,divider-clock�����������������C��������������������p������������������������������������������������D����������~������������D������dpll_iva_m5x2_ck@1bc���������������������������ti,divider-clock�����������������C��������������������p������������������������������������������������E����������] �����������E������dpll_mpu_ck@160������������������������ti,omap4-dpll-clock�����������������F������������`��d��l��h�����������������dpll_mpu_m2_ck@170�������������������������ti,divider-clock�������������������������������������p���������������p��������������������������per_hs_clk_div_ck��������������������������fixed-factor-clock���������������7�����������������������������������K������usb_hs_clk_div_ck��������������������������fixed-factor-clock���������������7�����������������������������������Q������l3_div_ck@100��������������������������ti,divider-clock�����������������G������������������������������������������������H������l4_div_ck@100��������������������������ti,divider-clock�����������������H�������������������������������������������lp_clk_div_ck��������������������������fixed-factor-clock���������������6�����������������������������������������mpu_periphclk��������������������������fixed-factor-clock��������������������������������������������������������ocp_abe_iclk@528���������������������������ti,divider-clock�����������������I������������������������������(���������������������per_abe_24m_fclk���������������������������fixed-factor-clock���������������J������������������������������dummy_ck���������������������������fixed-clock���������`�������������clockdomains����������mpuss_cm@300��������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������tesla_cm@400��������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ��������������������������\���������abe_cm@500������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ���l�����������������������I���������������target-module@8000������������ti,sysc-omap4�ti,sysc����������������������������~rev����������������������+�����������w���������� ����cm2@0�������������ti,omap4-cm2�simple-bus����������������� ����������������������+�����������w���������� ����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c���������������������
����ti,mux-clock��������������������K������������������������L�����������L������dpll_per_ck@140������������������������ti,omap4-dpll-clock�����������������L������������@��D��L��H�����������M������dpll_per_m2_ck@150�������������������������ti,divider-clock�����������������M������������������������P���������������������U������dpll_per_x2_ck@150�������������������������ti,omap4-dpll-x2-clock���������������M������������P�����������N������dpll_per_m2x2_ck@150���������������������������ti,divider-clock�����������������N��������������������p���������������P�������������������������������T������dpll_per_m3x2_gate_ck@154���������������������� ����ti,composite-no-wait-gate-clock��������������N������������������������T�����������O������dpll_per_m3x2_div_ck@154���������������������������ti,composite-divider-clock���������������N������������������������T���������������������P������dpll_per_m3x2_ck���������������������������ti,composite-clock���������������O���P�����������������dpll_per_m4x2_ck@158���������������������������ti,divider-clock�����������������N��������������������p���������������X�������������������������������������dpll_per_m5x2_ck@15c���������������������������ti,divider-clock�����������������N��������������������p���������������\��������������������������dpll_per_m6x2_ck@160���������������������������ti,divider-clock�����������������N��������������������p���������������`�������������������������������S������dpll_per_m7x2_ck@164���������������������������ti,divider-clock�����������������N��������������������p���������������d��������������������������������������dpll_usb_ck@180������������������������ti,omap4-dpll-j-type-clock������������������Q���������������������������������R������dpll_usb_clkdcoldo_ck@1b4��������������������������ti,fixed-factor-clock����������������R��������������������p��������������������������������������������dpll_usb_m2_ck@190�������������������������ti,divider-clock�����������������R��������������������p�����������������������������������������������V������ducati_clk_mux_ck@100����������������������
����ti,mux-clock�����������������G���S�������������������func_12m_fclk��������������������������fixed-factor-clock���������������T������������������������������func_24m_clk���������������������������fixed-factor-clock���������������U������������������������������func_24mc_fclk�������������������������fixed-factor-clock���������������T������������������������������func_48m_fclk@108��������������������������ti,divider-clock�����������������T���������������������������������func_48mc_fclk�������������������������fixed-factor-clock���������������T������������������������������func_64m_fclk@108��������������������������ti,divider-clock��������������������������������������������������func_96m_fclk@108��������������������������ti,divider-clock�����������������T���������������������������������init_60m_fclk@104��������������������������ti,divider-clock�����������������V��������������������������������������Y������per_abe_nc_fclk@108������������������������ti,divider-clock�����������������J������������������������������usb_phy_cm_clk32k@640��������������������������ti,gate-clock����������������������������������������@�����������a���������clockdomains�������l3_init_clkdm�������������ti,clockdomain���������������R���������l4_ao_cm@600��������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ��������������������������c���������l3_1_cm@700�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������l3_2_cm@800�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������ducati_cm@900�������������ti,omap4-cm�������������	�������������������������+�����������w������	�������clk@20������������ti,clkctrl��������������� ������������������������������������l3_dma_cm@a00�������������ti,omap4-cm�������������
�������������������������+�����������w������
�������clk@20������������ti,clkctrl��������������� ��������������������������W���������l3_emif_cm@b00������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������d2d_cm@c00������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ��������������������������b���������l4_cfg_cm@d00�������������ti,omap4-cm�������������
�������������������������+�����������w������
�������clk@20������������ti,clkctrl��������������� ��������������������������d���������l3_instr_cm@e00�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ���$���������������������ivahd_cm@f00��������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������iss_cm@1000�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ��������������������������h���������l3_dss_cm@1100������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_gfx_cm@1200������������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_init_cm@1300�����������ti,omap4-cm��������������������������������������+�����������w�������������clk@20������������ti,clkctrl��������������� ���������������������������X���������l4_per_cm@1400������������ti,omap4-cm��������������������������������������+�����������w�������������clock@20��������������ti,clkctrl-l4-per�ti,clkctrl����������������� ��D�����������������������i������clock@1a0��������� ����ti,clkctrl-l4-secure�ti,clkctrl�����������������<�����������������������y���������������target-module@56000�����������ti,sysc-omap2�ti,sysc��������������`�����`,����`(�����������~rev�sysc�syss�������������#����������������������������������������������!����������������W������������������fck����������������������+�����������w�����`�������dma-controller@0��������������ti,omap4430-sdma�ti,omap-sdma��������������������������0��g�����������������
����������������������������������������������� ����������������������z���������target-module@58000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������#����������������������������������������������������!����������������X�����������������fck����������������������+�����������w���������P����hsi@0���������
����ti,omap4-hsi��������������������@���P������������~sys�gdd��������������X�����������������hsi_fck���������g�������G�����������gdd_mpu����������������������+�����������w����������@����hsi-port@2000�������������ti,omap4-hsi-port��������������� ������(������������~tx�rx�����������g�������C���������hsi-port@3000�������������ti,omap4-hsi-port���������������0������8������������~tx�rx�����������g�������D���������������target-module@5e000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w��������� �������target-module@62000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� �����������~rev�sysc�syss���������������������������������������������X���H��������������fck����������������������+�����������w����� �������usbhstll@0��������
����ti,usbhs-tll�����������������������������g�������N������������target-module@64000�����������ti,sysc-omap4�ti,sysc��������������@�����@����@�����������~rev�sysc�syss�����������������������������������������������������������������������X���8��������������fck����������������������+�����������w�����@�������usbhshost@0�����������ti,usbhs-host�����������������������������������������+�����������w������������������������Y���Z���[������3����refclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2�����ohci@800��������������ti,ohci-omap3���������������������������g�������L������������"������ehci@c00����������
����ti,ehci-omap����������������������������g�������M���������������target-module@66000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������~rev�sysc�syss���������������������������������������������\������������������fck���������:���]�����������Arstctrl����������������������+�����������w�����`�������mmu@0�������������ti,omap4-iommu���������������������������g������������������M����������������������������segment@80000�������������simple-bus�����������������������+����������w����
���������
���������
���������
���������
���������
����������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p��������������������������
���������
���������
���������
���������
���������
��������target-module@29000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@2b000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss���������������������������������������������������������������!����������������X���@��������������fck����������������������+�����������w�������������usb_otg_hs@0��������������ti,omap4-musb����������������������������g�������\����������]�����������mc�dma����������Z���^��������b���^������	��gusb2-phy������������q�����������|���������������������������_������������������������������������2���������target-module@2d000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss�����������������������������������������!����������������X������������������fck����������������������+�����������w�������������ocp2scp@0�������������ti,omap-ocp2scp���������������������������������������+�����������w��������������usb2phy@80��������
����ti,omap-usb2���������������������X������������`�������������a����������wkupclk�������������������������^������������target-module@36000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������~rev�sysc�syss��������������������������������������������!����������������b������������������fck����������������������+�����������w�����`����������target-module@4d000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������������������������������������!����������������b������������������fck����������������������+�����������w����������������target-module@59000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������~sysc��������������������������������������������������c�����������������fck����������������������+�����������w�������������smartreflex@0�������������ti,omap4-smartreflex-mpu������������������������������g�������������������target-module@5b000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������~sysc��������������������������������������������������c�����������������fck����������������������+�����������w�������������smartreflex@0�������������ti,omap4-smartreflex-iva������������������������������g�������f������������target-module@5d000�����������ti,sysc-omap4-sr�ti,sysc����������������8�����������~sysc��������������������������������������������������c�����������������fck����������������������+�����������w�������������smartreflex@0�������������ti,omap4-smartreflex-core�����������������������������g�������������������target-module@60000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@74000�����������ti,sysc-omap4�ti,sysc��������������@�����@���������	��~rev�sysc�����������������������������������������������d�����������������fck����������������������+�����������w�����@�������mailbox@0�������������ti,omap4-mailbox�����������������������������g�������������������������������������������������������������mbox-ipu���������������������������������������������������������������mbox-dsp��������������������������������������������������������������������target-module@76000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`�����������~rev�sysc�syss����������������������������������������!����������������d�����������������fck����������������������+�����������w�����`�������spinlock@0������������ti,omap4-hwspinlock�����������������������������������������segment@100000������������simple-bus�����������������������+���������`��w�������������������� �� ������0��0�����������������������������������������������target-module@0�����������ti,sysc-omap4�ti,sysc�����������ctrl_module_pad_core���������������������������������	��~rev�sysc�����������������������������������������������+�����������w��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@������������������������+������������������������<������������'��������
�����������(�����������default��������� ���e���f�����������j���pinmux_mcpdm_pins���������(��E������������������������������������������������pinmux_uart2_pins��������� ��E���������������������������������������m������pinmux_uart3_pins��������� ��E���������������������������������k������pinmux_uart4_pins�����������E����������������������n������pinmux_twl6040_pins���������E���������`��������������s������pinmux_dmic_pins���������� ��E�����������������������������������������������pinmux_mcbsp1_pins�������� ��E���������������������������������������������pinmux_mcbsp2_pins�������� ��E���������������������������������������������pinmux_mcspi1_pins�������� ��E���������������������������������������{������pinmux_dss_hdmi_pins������������E���Z������\������^��������������e������pinmux_tpd12s015_pins�����������E���"������H������X�������������f������pinmux_i2c1_pins������������E�����������������������o������pinmux_i2c2_pins������������E�����������������������x������pinmux_i2c3_pins������������E�����������������������l������pinmux_i2c4_pins������������E������������������������������pinmux_wl12xx_gpio����������E���<���������������������pinmux_wl12xx_pins��������8��E���:��������
������������������������������������pinmux_enet_enable_gpio���������E���0���������������������pinmux_ks8851_pins����������E�����������������������|������pinmux_twl6030_pins���������E��^��A�����������p���������omap4_padconf_global@5a0��������������syscon�simple-bus������������������p���������������������+�����������w���������p�����������g���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap�����������������`�����������*���g���pbias_mmc_omap4���������1pbias_mmc_omap4���������@�w@��������X�-�����������������������������target-module@2000������������ti,sysc�������	��Ydisabled�������������������������+�����������w������ ����������target-module@8000������������ti,sysc�������	��Ydisabled�������������������������+�����������w�����������������target-module@a000������������ti,sysc-omap4�ti,sysc��������������������������������	��~rev�sysc�������������������������������������������������������������p����������������h�����������������fck����������������������+�����������w��������������������segment@180000������������simple-bus�����������������������+���������segment@200000������������simple-bus�����������������������+��������h��w����!���������!���������� ���������� �������@�� @������P�� P������`�� `������p�� p����� ��! �����0��!0��������� ���������� ���������!��������!�����`��!`�����p��!p�����@��!@�����P��!P��������!���������!���������"��������"�����`��"`�����p��"p��������"���������"���������"���������"���������!���������!��������target-module@4000������������ti,sysc�������	��Ydisabled�������������������������+�����������w������@����������target-module@6000������������ti,sysc�������	��Ydisabled�������������������������+�����������w������`����������target-module@a000������������ti,sysc�������	��Ydisabled�������������������������+�����������w�����������������target-module@c000������������ti,sysc�������	��Ydisabled�������������������������+�����������w�����������������target-module@10000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@12000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����� ����������target-module@14000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����@����������target-module@16000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����`����������target-module@18000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@1c000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@1e000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@20000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@26000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����`����������target-module@28000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@2a000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�������������������segment@280000������������simple-bus�����������������������+���������segment@300000������������simple-bus�����������������������+������������w�����0���������4���������2����@��@��2@��� ��`��2`�����p��2p��������2���������2���������3���������2���� �����2����@����target-module@0�����������ti,sysc�������	��Ydisabled�������������������������+���������x��w�������������������@��@��@��� ��`��`�����p��p������������������������������ ���������@����������������������interconnect@48000000�������������ti,omap4-l4-per�simple-bus��������0����H������H�����H�����H�����H�����H�������������~ap�la�ia0�ia1�ia2�ia3������������������������+�����������w����H���� ��� ��H ��� �����segment@0�������������simple-bus�����������������������+�����������w���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����������������������������������������P��P�����`��`�����p��p��������������������������������������������������������������������������������������������������������������������������������������������������� �� �����0��0������������	`��	`�����	p��	p�����`��`�����p��p�����������������������`��`�����p��p���������������������������������������	���	������	���	������	���	������	���	������	���	������	���	������	���	������	���	������	���	���� ��	 ��	 �����
@��
@�����
`��
`�����
���
����@��
���
������
���
������
���
������ �� �����0��0�����@��@�����P��P�����������������������������������������
��
�����
 ��
 �����
P��
P�����
`��
`�����
 ��
 �����
0��
0��������������������������������
P��
P�������target-module@20000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������~rev�sysc�syss��������������������������������������������!����������������i��0��������������fck����������������������+�����������w�������������serial@0��������������ti,omap4-uart����������������������������g�������J�����������`�l��������������������J������j����������default��������� ���k���������target-module@32000�����������ti,sysc-omap2-timer�ti,sysc������������ ����� ���� �����������~rev�sysc�syss�������������'���������������������������!����������������i�����������������fck����������������������+�����������w����� �������timer@0�����������ti,omap3430-timer����������������������������������i�������������������fck�timer_sys_ck������������g�������&������������target-module@34000�����������ti,sysc-omap4-timer�ti,sysc������������@�����@���������	��~rev�sysc��������������������������������������������������i��� ��������������fck����������������������+�����������w�����@�������timer@0�����������ti,omap4430-timer����������������������������������i��� ����������������fck�timer_sys_ck������������g�������'������������target-module@36000�����������ti,sysc-omap4-timer�ti,sysc������������`�����`���������	��~rev�sysc��������������������������������������������������i���(��������������fck����������������������+�����������w�����`�������timer@0�����������ti,omap4430-timer����������������������������������i���(����������������fck�timer_sys_ck������������g�������(������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������i���0��������������fck����������������������+�����������w�������������timer@0�����������ti,omap4430-timer����������������������������������i���0����������������fck�timer_sys_ck������������g�������-����������������������target-module@40000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@55000�����������ti,sysc-omap2�ti,sysc��������������P�����P����Q�����������~rev�sysc�syss��������������������������������������������!����������������i���@�������i���@���������
����fck�dbclk������������������������+�����������w�����P�������gpio@0������������ti,omap4-gpio����������������������������g�������������������@��������P������������'��������<��������������}���������target-module@57000�����������ti,sysc-omap2�ti,sysc��������������p�����p����q�����������~rev�sysc�syss��������������������������������������������!����������������i���H�������i���H���������
����fck�dbclk������������������������+�����������w�����p�������gpio@0������������ti,omap4-gpio����������������������������g�������������������@��������P������������'��������<������������������������target-module@59000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������������������������������������!����������������i���P�������i���P���������
����fck�dbclk������������������������+�����������w�������������gpio@0������������ti,omap4-gpio����������������������������g������� ������������@��������P������������'��������<��������������t���������target-module@5b000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������������������������������������!����������������i���X�������i���X���������
����fck�dbclk������������������������+�����������w�������������gpio@0������������ti,omap4-gpio����������������������������g�������!������������@��������P������������'��������<�����������������������target-module@5d000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������������������������������������!����������������i���`�������i���`���������
����fck�dbclk������������������������+�����������w�������������gpio@0������������ti,omap4-gpio����������������������������g�������"������������@��������P������������'��������<������������������������target-module@60000�����������ti,sysc-omap2�ti,sysc��������������������������������������~rev�sysc�syss�������������������������������������������!����������������i������������������fck����������������������+�����������w�������������i2c@0���������
����ti,omap4-i2c�����������������������������g�������=������������������������+������������default��������� ���l��������`�����tmp105@48���������
����ti,tmp105����������������H������bh1780@29�������������rohm,bh1780��������������)������������target-module@6a000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������~rev�sysc�syss��������������������������������������������!����������������i�� ��������������fck����������������������+�����������w�������������serial@0��������������ti,omap4-uart����������������������������g�������H�����������`�l����������target-module@6c000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������~rev�sysc�syss��������������������������������������������!����������������i��(��������������fck����������������������+�����������w�������������serial@0��������������ti,omap4-uart����������������������������g�������I�����������`�l��������������������I������j������������default��������� ���m���������target-module@6e000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X�����������~rev�sysc�syss��������������������������������������������!����������������i��8��������������fck����������������������+�����������w�������������serial@0��������������ti,omap4-uart����������������������������g�������F�����������`�l��������������������F������j����������default��������� ���n���������target-module@70000�����������ti,sysc-omap2�ti,sysc��������������������������������������~rev�sysc�syss�������������������������������������������!����������������i������������������fck����������������������+�����������w�������������i2c@0���������
����ti,omap4-i2c�����������������������������g�������8������������������������+������������default��������� ���o��������`�����twl@48���������������H��������g��������������������ti,twl6030�����������'��������<�����������default��������� ���p���q���rtc�����������ti,twl4030-rtc����������g���������regulator-vaux1�����������ti,twl6030-vaux1������������@�B@��������X�-��������������������regulator-vaux2�����������ti,twl6030-vaux2������������@�O���������X�*��������regulator-vaux3�����������ti,twl6030-vaux3������������@�B@��������X�-��������regulator-vmmc������������ti,twl6030-vmmc���������@�O���������X�-��������������������regulator-vpp�������������ti,twl6030-vpp����������@�w@��������X�&%�������regulator-vusim�����������ti,twl6030-vusim������������@�O���������X�,@ ������regulator-vdac������������ti,twl6030-vdac�������������������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio��������������������������������regulator-vusb������������ti,twl6030-vusb������������r������regulator-v1v8������������ti,twl6030-v1v8����������������������u������regulator-v2v1������������ti,twl6030-v2v1����������������������v������usb-comparator������������ti,twl6030-usb����������g������
������������r������pwm�����������ti,twl6030-pwm��������������������������������pwmled������������ti,twl6030-pwmled���������������������������������gpadc�������������ti,twl6030-gpadc������������g������������������������twl@4b������������ti,twl6040����������������������������K��������default��������� ���s��������g�������w���������������t�������������������u������������v��������������������w��������(���w���������������vibra�����������7�����������F�����������U���
��������f���
���������������target-module@72000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� ������������~rev�sysc�syss�������������������������������������������!����������������i������������������fck����������������������+�����������w����� �������i2c@0���������
����ti,omap4-i2c�����������������������������g�������9������������������������+������������default��������� ���x��������`�����������target-module@76000�����������ti,sysc-omap4�ti,sysc��������������`�����`���������	��~rev�sysc��������������������������������������������������i����������������fck����������������������+�����������w�����`����������target-module@78000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss����������������������������������������!����������������i���8��������������fck����������������������+�����������w�������������elm@0�������������ti,am3352-elm������������������� ���������g����������������	��Ydisabled�������������target-module@86000�����������ti,sysc-omap2-timer�ti,sysc������������`�����`����`�����������~rev�sysc�syss�������������'���������������������������!����������������i�����������������fck����������������������+�����������w�����`�������timer@0�����������ti,omap3430-timer����������������������������������i�������������������fck�timer_sys_ck������������g�������.����������������������target-module@88000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������i�����������������fck����������������������+�����������w�������������timer@0�����������ti,omap4430-timer����������������������������������i�������������������fck�timer_sys_ck������������g�������/����������������������target-module@90000�����������ti,sysc-omap2�ti,sysc��������������	�����	����������	��~rev�sysc��������������������������������������������y��� ��������������fck����������������������+�����������w�����	���� ����rng@0���������
����ti,omap4-rng�������������������� ���������g�������4������������target-module@96000�����������ti,sysc-omap2�ti,sysc��������������	`������������~sysc����������������������������������������������i������������������fck����������������������+�����������w�����	`�������mcbsp@0�����������ti,omap4-mcbsp����������������������������~mpu���������g������������������common����������w����������������z������z��� ���������tx�rx���������	��Ydisabled�������������target-module@98000�����������ti,sysc-omap4�ti,sysc��������������	������	����������	��~rev�sysc��������������������������������������������������i������������������fck����������������������+�����������w�����	��������spi@0�������������ti,omap4-mcspi���������������������������g�������A������������������������+����������������������@������z���#���z���$���z���%���z���&���z���'���z���(���z���)���z���*������ ���tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������default��������� ���{���eth@0�����������default��������� ���|����������ks8851�����������n6���������������������������}��������g������������������~���������������
����������������target-module@9a000�����������ti,sysc-omap4�ti,sysc��������������	������	����������	��~rev�sysc��������������������������������������������������i������������������fck����������������������+�����������w�����	��������spi@0�������������ti,omap4-mcspi���������������������������g�������B������������������������+���������������������� ������z���+���z���,���z���-���z���.���������tx0�rx0�tx1�rx1����������target-module@9c000�����������ti,sysc-omap4�ti,sysc��������������	������	����������	��~rev�sysc������������������������������������������������������������������������X�����������������fck����������������������+�����������w�����	��������mmc@0�������������ti,omap4-hsmmc���������������������������g�������S�����������������������������������z���=���z���>���������tx�rx�������������������������������������	������������target-module@9e000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����	�����������target-module@a2000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����
 ����������target-module@a4000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����
@��������
P����������target-module@a5000�����������ti,sysc-omap2�ti,sysc��������������
P0����
P4����
P8�����������~rev�sysc�syss��������������������������������������������!����������������y�����������������fck����������������������+�����������w�����
P�������des@0���������
����ti,omap4-des������������������������������g�������R���������������z���u���z���t���������tx�rx������������target-module@a8000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����
����@�������target-module@ad000�����������ti,sysc-omap4�ti,sysc��������������
������
����������	��~rev�sysc������������������������������������������������������������������������i�����������������fck����������������������+�����������w�����
��������mmc@0�������������ti,omap4-hsmmc���������������������������g�������^�������������������������z���M���z���N���������tx�rx���������	��Ydisabled�������������target-module@b0000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������������target-module@b2000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� �����������~rev�sysc�syss����������������������!������������\�������������i���h��������������fck����������������������+�����������w����� �������1w@0��������������ti,omap3-1w��������������������������g�������:������������target-module@b4000�����������ti,sysc-omap4�ti,sysc��������������@�����@���������	��~rev�sysc������������������������������������������������������������������������X�����������������fck����������������������+�����������w�����@�������mmc@0�������������ti,omap4-hsmmc���������������������������g�������V�������������������������z���/���z���0���������tx�rx������������������������	���������������������target-module@b8000�����������ti,sysc-omap4�ti,sysc������������������������������	��~rev�sysc��������������������������������������������������i������������������fck����������������������+�����������w�������������spi@0�������������ti,omap4-mcspi���������������������������g�������[������������������������+����������������������������z������z������������tx0�rx0����������target-module@ba000�����������ti,sysc-omap4�ti,sysc������������������������������	��~rev�sysc��������������������������������������������������i������������������fck����������������������+�����������w�������������spi@0�������������ti,omap4-mcspi���������������������������g�������0������������������������+����������������������������z���F���z���G���������tx0�rx0����������target-module@d1000�����������ti,sysc-omap4�ti,sysc��������������
�����
���������	��~rev�sysc������������������������������������������������������������������������i����������������fck����������������������+�����������w�����
�������mmc@0�������������ti,omap4-hsmmc���������������������������g�������`�������������������������z���9���z���:���������tx�rx���������	��Ydisabled�������������target-module@d5000�����������ti,sysc-omap4�ti,sysc��������������
P�����
P���������	��~rev�sysc������������������������������������������������������������������������i��@��������������fck����������������������+�����������w�����
P�������mmc@0�������������ti,omap4-hsmmc���������������������������g�������;�������������������������z���;���z���<���������tx�rx�����������default��������� ����������������������������������	������������$���������������������+�������wlcore@2����������
����ti,wl1281�������������������������������������g��������������7�����������K������������������segment@200000������������simple-bus�����������������������+�����������w����5��������5�������target-module@150000��������������ti,sysc-omap2�ti,sysc��������������������������������������~rev�sysc�syss�������������������������������������������!����������������i������������������fck����������������������+�����������w�������������i2c@0���������
����ti,omap4-i2c�����������������������������g�������>������������������������+������������default��������� ������������`�����hmc5843@1e������������honeywell,hmc5843����������������������������������interconnect@40100000�������������ti,omap4-l4-abe�simple-pm-bus�������������@�����@������������~la�ap�����������`�������������������������+�����������w����@�����I���I���������segment@0�������������simple-pm-bus������������������������+��������0��w��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p��������������������������������������������������������������������������� �� �����0��0�����������������������������������������������������������������������������������������������
���
������
���
������������������������������� �� ����I���I������I��I�����I �I ����I0�I0����I@�I@����IP�IP����I`�I`����Ip�Ip����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I�I����I �I ����I0�I0����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I
��I
�����I
��I
�����I��I�����I��I�����I�I����I �I �������target-module@22000�����������ti,sysc-omap2�ti,sysc�������������� ������������~sysc����������������������������������������������I���(��������������fck����������������������+�����������w����� ����I �I �������mcbsp@0�����������ti,omap4-mcbsp��������������������I �������������~mpu�dma���������g������������������common����������w����������������z���!���z���"���������tx�rx�����������Yokay������������default��������� �������������target-module@24000�����������ti,sysc-omap2�ti,sysc��������������@������������~sysc����������������������������������������������I���0��������������fck����������������������+�����������w�����@����I@�I@�������mcbsp@0�����������ti,omap4-mcbsp��������������������I@�������������~mpu�dma���������g������������������common����������w����������������z������z������������tx�rx�����������Yokay������������default��������� �������������target-module@26000�����������ti,sysc-omap2�ti,sysc��������������`������������~sysc����������������������������������������������I���8��������������fck����������������������+�����������w�����`����I`�I`�������mcbsp@0�����������ti,omap4-mcbsp��������������������I`�������������~mpu�dma���������g������������������common����������w����������������z������z������������tx�rx���������	��Ydisabled�������������target-module@28000�����������ti,sysc-mcasp�ti,sysc������������������������������	��~rev�sysc���������������������������������������I��� ��������������fck����������������������+�����������w����������I��I�����������target-module@2a000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������I��I�����������target-module@2e000�����������ti,sysc-omap4�ti,sysc������������������������������	��~rev�sysc��������������������������������������������������I�����������������fck����������������������+�����������w����������I��I��������dmic@0������������ti,omap4-dmic��������������������I�������������~mpu�dma���������g�������r���������������z���C���������up_link���������Yokay������������default��������� �������������������������target-module@30000�����������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss��������������"������������������������������!����������������I���h��������������fck����������������������+�����������w����������I��I��������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt�����������������������������g�������P������������target-module@32000�����������ti,sysc-omap4�ti,sysc�������������� ����� ���������	��~rev�sysc��������������������������������������������������I�����������������fck����������������������+�����������w����� ����I �I ������������Yokay������������default��������� �������mcpdm@0�����������ti,omap4-mcpdm�������������������I ������������~mpu�dma���������g�������p���������������z���A���z���B���������up_link�dn_link�������������������������pdmclk�����������������������target-module@38000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������I���H��������������fck����������������������+�����������w����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���H�����������������fck�timer_sys_ck������������g�������)������������n���������target-module@3a000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������I���P��������������fck����������������������+�����������w����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���P�����������������fck�timer_sys_ck������������g�������*������������n���������target-module@3c000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������I���X��������������fck����������������������+�����������w����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���X�����������������fck�timer_sys_ck������������g�������+������������n���������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc����������������������������	��~rev�sysc��������������������������������������������������I���`��������������fck����������������������+�����������w����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���`�����������������fck�timer_sys_ck������������g�������,����������������������n���������target-module@80000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������I��I�����������target-module@a0000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w�����
�����I
��I
�����������target-module@c0000�����������ti,sysc�������	��Ydisabled�������������������������+�����������w����������I��I�����������target-module@f1000�����������ti,sysc-omap4�ti,sysc����������������������������	��~rev�sysc����������������������������������������������������������I�����������������fck����������������������+�����������w���������I�I����������������sram@40304000���������
����mmio-sram�������������@0@����������������������gpmc@50000000�������������ti,omap4430-gpmc��������������P���������������������������+�����������g����������������������z������������rxtx������������{�����������������������gpmc���������������������������H����������fck����������'��������<������������@��������P���������target-module@52000000������������ti,sysc-omap4�ti,sysc�����������iss�����������R������R�����������	��~rev�sysc�������������������������������������������������������������������p����������������h������������������fck����������������������+�����������w����R������������target-module@55082000������������ti,sysc-omap2�ti,sysc�������������U ����U ���U �����������~rev�sysc�syss����������������������������������������������������������������fck���������:���������������Arstctrl���������w����U �������������+������������������mmu@0�������������ti,omap4-iommu���������������������������g�������d�����������M�����������������������������������target-module@4012c000������������ti,sysc-omap4�ti,sysc�������������@�����@����������	��~rev�sysc��������������������������������������������������I���@��������������fck����������������������+�����������w����@�����I��I�����������dmm@4e000000����������
����ti,omap4-dmm��������������N��������������g�������q�����������dmm�������emif@4c000000�������������ti,emif-4d������������L��������������g�������n�����������emif1����������������������������������������������������������������
������������������emif@4d000000�������������ti,emif-4d������������M��������������g�������o�����������emif2����������������������������������������������������������������
������������������dsp�������
����ti,omap4-dsp������������!������������������,������������:���]�����������������\����������������3omap4-dsp-fw.xe64T����������A��������������	��Ydisabled����������ipu@55020000����������
����ti,omap4-ipu��������������U�������������~l2ram�����������,������������:���������������������������������������������3omap4-ipu-fw.xem3�����������A��������������	��Ydisabled����������target-module@4b501000������������ti,sysc-omap2�ti,sysc�������������KP����KP����KP������������~rev�sysc�syss��������������������������������������������!����������������y������������������fck����������������������+�����������w����KP�������aes@0���������
����ti,omap4-aes������������������������������g�������U���������������z���o���z���n���������tx�rx������������target-module@4b701000������������ti,sysc-omap2�ti,sysc�������������Kp����Kp����Kp������������~rev�sysc�syss��������������������������������������������!����������������y�����������������fck����������������������+�����������w����Kp�������aes@0���������
����ti,omap4-aes������������������������������g�������@���������������z���r���z���q���������tx�rx������������target-module@4b100000������������ti,sysc-omap3-sham�ti,sysc������������K����K���K�����������~rev�sysc�syss�����������������������������������������!����������������y���(��������������fck����������������������+�����������w����K��������sham@0������������ti,omap4-sham����������������������������g�������3���������������z���w���������rx�����������regulator-abb-mpu���������
����ti,abb-v2�����������1abb_mpu�����������������������+������������H�������������������������a���2��������r�����������Yokay��������������J0{����J0`�����������~base-address�int-address����������x���������������������������O�����������������������������������������������������������������1��������������������������regulator-abb-iva���������
����ti,abb-v2�����������1abb_iva�����������������������+������������H�������������������������a���2��������r���������	��Ydisabled��������������J0{����J0`�����������~base-address�int-address����������target-module@56000000������������ti,sysc-omap4�ti,sysc�������������V������V�����������	��~rev�sysc��������������������������������������������������������������������������������fck����������������������+�����������w����V�������������������������������������������	'���������������������target-module@58000000������������ti,sysc-omap2�ti,sysc�������������X������X�����������	��~rev�syss������������!���������0���������������������������	�����������
���������������������fck�hdmi_clk�sys_clk�tv_clk����������������������+�����������w����X���������dss@0���������
����ti,omap4-dss������������������������������Yokay�����������������������������������fck����������������������+�����������w��������������target-module@1000������������ti,sysc-omap2�ti,sysc�������������������������������������~rev�sysc�syss�����������������������������������������������������������!�����������������������������������
����������fck�sys_clk����������������������+�����������w�������������dispc@0�����������ti,omap4-dispc���������������������������g�����������������������������������������fck����������target-module@2000������������ti,sysc-omap2�ti,sysc��������������� ������ ����� �����������~rev�sysc�syss�����������������������������������������!�����������������������������������
����������fck�sys_clk����������������������+�����������w������ �������encoder@0��������������������������	��Ydisabled����������������������������H����������fck�ick����������target-module@3000������������ti,sysc-omap2�ti,sysc���������������0������������~rev����������������������
����������sys_clk����������������������+�����������w������0�������encoder@0�������������ti,omap4-venc��������������������������	��Ydisabled�����������������������������������fck����������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@�����������~rev�sysc�syss����������������������������������������!������������������������+�����������w������@�������encoder@0���������
����ti,omap4-dsi���������������������������@������ ��������~proto�phy�pll�����������g�������5�����������Yokay������������������������������������
����������fck�sys_clk����������������������+��������������������port�������endpoint������������������������������������������������������������������panel@0�����������tpo,taal�panel-dsi-cm��������������������������lcd0����������������t����������port�������endpoint�����������������������������������������������target-module@5000������������ti,sysc-omap2�ti,sysc���������������P������P�����P�����������~rev�sysc�syss����������������������������������������!������������������������+�����������w������P�������encoder@0���������
����ti,omap4-dsi���������������������������@������ ��������~proto�phy�pll�����������g�������T�����������Yokay������������������������������������
����������fck�sys_clk����������������������+��������������������port�������endpoint������������������������������������������������������������������panel@0�����������tpo,taal�panel-dsi-cm��������������������������lcd1����������������t����������port�������endpoint�����������������������������������������������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`������`���������	��~rev�sysc����������������������������������������������������	���������������������fck�dss_clk����������������������+�����������w������`��� ����encoder@0�������������ti,omap4-hdmi��������� �������������������������������������~wp�pll�phy�core���������g�������e�����������Yokay�������������������������	�����������
����������fck�sys_clk�������������z���L������	���audio_tx��������������������port�������endpoint��������������������������������������������������bandgap@4a002260��������������J�"`���J�#,�������������ti,omap4430-bandgap�������������������������������������������������������thermal-zones������cpu_thermal���������������������������������������������������	�������N ���trips������cpu_alert�����������	
�����������	�������������passive�������������������cpu_crit������������	
��H��������	���������	����critical�������������cooling-maps�������map0������������	$������������	)���������������������������lpddr2��������#����Elpida,ECB240ABACN�jedec,lpddr2-s4����������	8�����������	@��� ��������	I�����������	W�����������	d�����������	p�����������	������������	������������	������������	������������	������������	������������	�������������������lpddr2-timings@0��������������jedec,lpddr2-timings������������	�������������	�ׄ���������	���R��������	���FP��������	���:���������	������������
��'��������
��L��������
��L��������
��L��������
��:���������
 ��|��������
+���P��������
0�_���������
6�~@��������
<�B@��������
D�p��������
P��p������lpddr2-timings@1��������������jedec,lpddr2-timings������������	�������������	������������	���R��������	���FP��������	���:���������	������������
��'��������
��'��������
��L��������
��L��������
��:���������
 ��|��������
+���P��������
0�_���������
6�~@��������
<�B@��������
D�p��������
P��p���������memory@80000000�����������memory�����������Ѐ���@���������fixedregulator-vdd-eth����������default��������� ��������������regulator-fixed���������1VDD_ETH���������@�2Z���������X�2Z�������������}�������������������������
c��������
u��a������������~������fixedregulator-vbat�����������regulator-fixed���������1VBAT������������@�98p��������X�98p���������
c�����������w������leds����������
����gpio-leds������debug0�����������omap4:green:debug0��������������}�������������debug1�����������omap4:green:debug1����������������������������debug2�����������omap4:green:debug2����������������������������debug3�����������omap4:green:debug3����������������������������debug4�����������omap4:green:debug4��������������}�������������user1������������omap4:blue:user�����������������	����������user2������������omap4:red:user������������������
����������user3������������omap4:green:user��������������������������������pwmleds�������	����pwm-leds�������kpad�������������omap4::keypad�����������
����������w5���������
����������charging�������������omap4:green:chrg������������
����������w5���������
��������������backlight�������������pwm-backlight�����������
���������w5�������8��
��������
���������(���2���<���F���P���Z���d���n���x�����������
����
������sound�������������ti,abe-twl6040����������
�SDP4430���������
������������
�I����������
�������������
�������������
����������{��	Headset Stereophone�HSOL�Headset Stereophone�HSOR�Earphone Spk�EP�Ext Spk�HFL�Ext Spk�HFR�Line Out�AUXL�Line Out�AUXR�Vibrator�VIBRAL�Vibrator�VIBRAR�HSMIC�Headset Mic�Headset Mic�Headset Mic Bias�MAINMIC�Main Handset Mic�Main Handset Mic�Main Mic Bias�SUBMIC�Sub Handset Mic�Sub Handset Mic�Main Mic Bias�AFML�Line In�AFMR�Line In�DMic�Digital Mic�Digital Mic�Digital Mic1 Bias��������wl12xx_vmmc���������default��������� ��������������regulator-fixed���������1vwl1271���������@�w@��������X�w@������������}���������������
u�p���������������������������encoder�������
����ti,tpd12s015����������$������}����������}���	�������}����������ports������������������������+�������port@0�������������������endpoint��������������������������������������port@1������������������endpoint��������������������������������������������connector�������������hdmi-connector�����������hdmi��������������c������port�������endpoint��������������������������������������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�i2c3�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�rproc0�rproc1�display0�display1�display2�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�#cooling-cells�phandle�ti,hwmods�interrupt-controller�#interrupt-cells�cache-unified�cache-level�interrupts�sram�ranges�reg-names�ti,sysc-sidle�#clock-cells�ti,index-starts-at-one�ti,bit-shift�clock-mult�clock-div�ti,max-div�ti,dividers�#reset-cells�#power-domain-cells�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�keypad,num-rows�keypad,num-columns�linux,keymap�linux,input-no-autorepeat�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�status�clock-frequency�ti,autoidle-shift�ti,invert-autoidle-bit�ti,index-power-of-two�assigned-clock-rates�ti,clock-div�ti,clock-mult�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�interrupt-names�remote-wakeup-connected�resets�reset-names�#iommu-cells�usb-phy�phys�phy-names�multipoint�num-eps�ram-bits�ctrl-module�interface-type�mode�power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�pinctrl-names�pinctrl-0�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�ti,sysc-delay-us�interrupts-extended�ti,timer-pwm�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�vddvibl-supply�vddvibr-supply�ti,vibldrv-res�ti,vibrdrv-res�ti,viblmotor-res�ti,vibrmotor-res�ti,buffer-size�dmas�dma-names�ti,spi-num-cs�spi-max-frequency�vdd-supply�reset-gpios�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�ti,non-removable�cap-power-off-card�ref-clock-frequency�tcxo-clock-frequency�power-domains�ti,timer-dsp�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�ti,iommu-bus-err-back�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�cs1-used�device-handle�ti,bootreg�iommus�firmware-name�mboxes�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�remote-endpoint�lanes�label�vdda-supply�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�density�io-width�tRPab-min-tck�tRCD-min-tck�tWR-min-tck�tRASmin-min-tck�tRRD-min-tck�tWTR-min-tck�tXP-min-tck�tRTP-min-tck�tCKE-min-tck�tCKESR-min-tck�tFAW-min-tck�min-freq�max-freq�tRPab�tRCD�tWR�tRAS-min�tRRD�tWTR�tXP�tRTP�tCKESR�tDQSCK-max�tFAW�tZQCS�tZQCL�tZQinit�tRAS-max-ns�tDQSCK-max-derated�regulator-boot-on�startup-delay-us�pwms�max-brightness�brightness-levels�default-brightness-level�ti,model�ti,jack-detection�ti,mclk-freq�ti,mcpdm�ti,dmic�ti,twl6040�ti,audio-routing�