� ���Q����8�GX���(������������ ��G ���������������������������������ti,omap4430�ti,omap4�������������������������������������+������chosen��������B���7/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������aliases�������?���C/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���H/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���M/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������E���R/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0����������?���W/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���\/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���a/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���f/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���k/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���p/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���x/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B����/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B����/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0��������� ����/ocp/dsp��������������/ocp/ipu@55020000�������������/connector0�����������/connector1�������_����/ocp/interconnect@4a000000/segment@0/target-module@64000/usbhshost@0/ehci@c00/hub@1/usbether@1��������cpus�������������������������+�������cpu@0�������������arm,cortex-a9�������������cpu���������������������������������������������������cpu�������������������� ����������� '��O��5����a��������������������������������cpu@1�������������arm,cortex-a9�������������cpu������������������������������������pmu�����������arm,cortex-a9-pmu�����������#debugss�������interrupt-controller@48241000�������������arm,cortex-a9-gic������������-��������B�������������H$����H$���������������������������������cache-controller@48242000�������������arm,pl310-cache�����������H$ �������������S��������a��������������������local-timer@48240600��������������arm,cortex-a9-twd-timer������������������������H$���� ��������m������ ��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu�����������-��������B�������������H(���������������������������������soc�����������ti,omap-infra������mpu������� ����ti,omap4-mpu������������#mpu���������x���������iva������� ����ti,ivahd������������#iva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������}��������#l3_main_1�l3_main_2�l3_main_3�������������D������D����� �E��������������m������� ���������� ������interconnect@4a300000�������������ti,omap4-l4-wkup�simple-bus�����������J0�����J0����J0���������� ���ap�la�ia0������������������������+���������$��}����J0��������J1��������J2��������segment@0�������������simple-bus�����������������������+������������}�������������������������������`���`��� ������������������������������������@���@������P���P�����������������������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@��������� ���rev�sysc������������������������������������0��������������fck����������������������+�����������}������@�������counter@0�������������ti,omap-counter32k������������������� ���������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`�������������rev����������������������+�����������}������`��� ����prm@0�������������ti,omap4-prm�simple-bus����������������� ���������m�������������������������������+�����������}���������� ����clocks�����������������������+�������sys_clkin_ck@110����������������������� ����ti,mux-clock�������������������� ��� ��������� ������������������������������������������abe_dpll_bypass_clk_mux_ck@108��������������������� ����ti,mux-clock�������������������������������������������������������3������abe_dpll_refclk_mux_ck@10c��������������������� ����ti,mux-clock�������������������������������������������2������dbgclk_mux_ck��������������������������fixed-factor-clock���������������������������������������������l4_wkup_clk_mux_ck@108��������������������� ����ti,mux-clock��������������������������������������syc_clk_div_ck@100�������������������������ti,divider-clock������������������������������������������������������������usim_ck@1858���������������������������ti,divider-clock�����������������������������������������X��������������������������������usim_fclk@1858�������������������������ti,gate-clock����������������������������������������X������trace_clk_div_ck���������������������������ti,clkdm-gate-clock��������������������������������������bandgap_fclk@1888��������������������������ti,gate-clock��������������������������������������������������clockdomains�������emu_sys_clkdm�������������ti,clockdomain������������������������l4_wkup_cm@1800�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ���\��������������������������������emu_sys_cm@1a00�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� �����������������������������������prm@400�������#����ti,omap4-prm-inst�ti,omap-prm-inst�����������������������������������������^������prm@500�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������������������prm@700�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������������������prm@f00�������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������������������������prm@1b00����������#����ti,omap4-prm-inst�ti,omap-prm-inst������������������@������������������������target-module@a000������������ti,sysc-omap4�ti,sysc�����������������������������rev����������������������+�����������}��������������scrm@0������������ti,omap4-scrm������������������� ����clocks�����������������������+�������auxclk0_src_gate_ck@310�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk0_src_mux_ck@310�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk0_src_ck�������������������������ti,composite-clock�����������������������������������auxclk0_ck@310�������������������������ti,divider-clock����������������������������������������������������������������*������auxclk1_src_gate_ck@314�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk1_src_mux_ck@314�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk1_src_ck�������������������������ti,composite-clock�����������������������������������auxclk1_ck@314�������������������������ti,divider-clock����������������������������������������������������������������+������auxclk2_src_gate_ck@318�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������������auxclk2_src_mux_ck@318�������������������������ti,composite-mux-clock��������������������������������������������������������������auxclk2_src_ck�������������������������ti,composite-clock����������������������������� ������auxclk2_ck@318�������������������������ti,divider-clock����������������� �����������������������������������������������,������auxclk3_src_gate_ck@31c�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������������������!������auxclk3_src_mux_ck@31c�������������������������ti,composite-mux-clock��������������������������������������������������������"������auxclk3_src_ck�������������������������ti,composite-clock���������������!���"�����������#������auxclk3_ck@31c�������������������������ti,divider-clock�����������������#�����������������������������������������������-������auxclk4_src_gate_ck@320�������������������� ����ti,composite-no-wait-gate-clock�������������������������������������� �����������$������auxclk4_src_mux_ck@320�������������������������ti,composite-mux-clock��������������������������������������������� �����������%������auxclk4_src_ck�������������������������ti,composite-clock���������������$���%�����������&������auxclk4_ck@320�������������������������ti,divider-clock�����������������&������������������������������������ �����������.������auxclk5_src_gate_ck@324�������������������� ����ti,composite-no-wait-gate-clock��������������������������������������$�����������'������auxclk5_src_mux_ck@324�������������������������ti,composite-mux-clock���������������������������������������������$�����������(������auxclk5_src_ck�������������������������ti,composite-clock���������������'���(�����������)������auxclk5_ck@324�������������������������ti,divider-clock�����������������)������������������������������������$�����������/������auxclkreq0_ck@210���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq1_ck@214���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq2_ck@218���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq3_ck@21c���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������������auxclkreq4_ck@220���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������ ������auxclkreq5_ck@224���������������������� ����ti,mux-clock�����������������*���+���,���-���.���/������������������������$���������clockdomains����������������target-module@c000������������ti,sysc-omap4�ti,sysc�����������#ctrl_module_wkup��������������������������������� ���rev�sysc�����������������������������������������������+�����������}��������������scm@c000��������������ti,omap4-scm-wkup��������������������������������segment@10000�������������simple-bus�����������������������+���������x��}��������������������@��@������P��P�������������������������������������������������������������������target-module@0�����������ti,sysc-omap2�ti,sysc����������������������������������������rev�sysc�syss��������������������������������������������'�������������������������������������� ����fck�dbclk������������������������+�����������}��������������gpio@0������������ti,omap4-gpio����������������������������m�������������������4���������F��������V������������-��������B������������������������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@������������rev�sysc�syss��������������"������������������������������'���������������������������������fck����������������������+�����������}������@�������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt�����������������������������m�������P������������target-module@8000������������ti,sysc-omap2-timer�ti,sysc���������������������������������������rev�sysc�syss�������������'���������������������������'������������������� ��������������fck����������������������+�����������}��������������������b���������v���timer@0�����������ti,omap3430-timer������������������������������������� ����������������fck�timer_sys_ck������������m�������%���������������������������� ������������������������target-module@c000������������ti,sysc-omap2�ti,sysc�����������������������������������������rev�sysc�syss�������������'���������������������������'�������������������X��������������fck����������������������+�����������}��������������keypad@0��������������ti,omap4-keypad���������������������������m�������x������������mpu����������target-module@e000������������ti,sysc-omap4�ti,sysc�����������#ctrl_module_pad_wkup��������������������������������� ���rev�sysc�����������������������������������������������+�����������}��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@���8���������������������+������������������������B������������-���������������������������pinmux_leds_wkpins����������������������������������������pinmux_twl6030_wkup_pins�����������������������������r���������������segment@20000�������������simple-bus�����������������������+������������}��`��`���������������������������������� �� ������0��0������@��@������P��P������p��p���������������������������target-module@0�����������ti,sysc������� ��disabled�������������������������+�����������}�����������������target-module@2000������������ti,sysc������� ��disabled�������������������������+�����������}������ ����������target-module@4000������������ti,sysc������� ��disabled�������������������������+�����������}������@����������target-module@6000������������ti,sysc������� ��disabled�������������������������+���������0��}������`���������p������ ����������0��������������������interconnect@4a000000�������������ti,omap4-l4-cfg�simple-bus������������J������J�����J����������� ���ap�la�ia0������������������������+���������T��}����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0�������������simple-bus�����������������������+������������}������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p���������������������@�� �� �����0��0�������������� �������������`��`�����p��p������������ �����������@��@�����P��P�������target-module@2000������������ti,sysc-omap4�ti,sysc�����������#ctrl_module_core���������������� ������ ��������� ���rev�sysc�����������������������������������������������+�����������}������ �������scm@0�������������ti,omap4-scm-core�simple-bus������������������������������������������+�����������}��������������scm_conf@0������������syscon����������������������������������������+���������������������control-phy@300�����������ti,control-phy-usb2��������������������������power��������������a������control-phy@33c�����������ti,control-phy-otghs����������������<������������otghs_control��������������`������������target-module@4000������������ti,sysc-omap4�ti,sysc���������������@�������������rev����������������������+�����������}������@�������cm1@0�������������ti,omap4-cm1�simple-bus����������������� ����������������������+�����������}���������� ����clocks�����������������������+�������extalt_clkin_ck������������������������fixed-clock����������D�������pad_clks_src_ck������������������������fixed-clock�����������������������0������pad_clks_ck@108������������������������ti,gate-clock����������������0������������������������������pad_slimbus_core_clks_ck���������������������������fixed-clock������������������secure_32k_clk_src_ck��������������������������fixed-clock�������������������slimbus_src_clk������������������������fixed-clock�����������������������1������slimbus_clk@108������������������������ti,gate-clock����������������1������������ ������������������sys_32k_ck�������������������������fixed-clock������������������������������virt_12000000_ck���������������������������fixed-clock�����������������������������virt_13000000_ck���������������������������fixed-clock�����������]@����������� ������virt_16800000_ck���������������������������fixed-clock����������Y������������ ������virt_19200000_ck���������������������������fixed-clock���������$�������������������virt_26000000_ck���������������������������fixed-clock�����������������������������virt_27000000_ck���������������������������fixed-clock����������������������� ������virt_38400000_ck���������������������������fixed-clock���������I�������������������tie_low_clock_ck���������������������������fixed-clock�������������������utmi_phy_clkout_ck�������������������������fixed-clock������������������xclk60mhsp1_ck�������������������������fixed-clock�����������������������Z������xclk60mhsp2_ck�������������������������fixed-clock�����������������������[������xclk60motg_ck��������������������������fixed-clock������������������dpll_abe_ck@1e0������������������������ti,omap4-dpll-m4xen-clock����������������2���3���������������������������������4������dpll_abe_x2_ck@1f0�������������������������ti,omap4-dpll-x2-clock���������������4������������������������5������dpll_abe_m2x2_ck@1f0���������������������������ti,divider-clock�����������������5��������������������,�����������������������������������>�����������6������abe_24m_fclk���������������������������fixed-factor-clock���������������6������������������������������abe_clk@108������������������������ti,divider-clock�����������������6���������������������������������U������dpll_abe_m3x2_ck@1f4���������������������������ti,divider-clock�����������������5��������������������,�����������������������������������>�����������7������core_hsd_byp_clk_mux_ck@12c�������������������� ����ti,mux-clock��������������������7������������������������,�����������8������dpll_core_ck@120���������������������������ti,omap4-dpll-core-clock��������������������8������������ ��$��,��(�����������9������dpll_core_x2_ck������������������������ti,omap4-dpll-x2-clock���������������9�����������:������dpll_core_m6x2_ck@140��������������������������ti,divider-clock�����������������:��������������������,���������������@�������������������>������dpll_core_m2_ck@130������������������������ti,divider-clock�����������������9��������������������,���������������0�������������������>�����������;������ddrphy_ck��������������������������fixed-factor-clock���������������;������������������������������dpll_core_m5x2_ck@13c��������������������������ti,divider-clock�����������������:��������������������,���������������<�������������������>�����������<������div_core_ck@100������������������������ti,divider-clock�����������������<������������������������������������G������div_iva_hs_clk@1dc�������������������������ti,divider-clock�����������������<����������������������������������U�����������@������div_mpu_hs_clk@19c�������������������������ti,divider-clock�����������������<����������������������������������U�����������F������dpll_core_m4x2_ck@138��������������������������ti,divider-clock�����������������:��������������������,���������������8�������������������>�����������=������dll_clk_div_ck�������������������������fixed-factor-clock���������������=������������������������������dpll_abe_m2_ck@1f0�������������������������ti,divider-clock�����������������4����������������������������������������������J������dpll_core_m3x2_gate_ck@134��������������������� ����ti,composite-no-wait-gate-clock��������������:������������������������4�����������>������dpll_core_m3x2_div_ck@134��������������������������ti,composite-divider-clock���������������:������������������������4���������������������?������dpll_core_m3x2_ck��������������������������ti,composite-clock���������������>���?�����������������dpll_core_m7x2_ck@144��������������������������ti,divider-clock�����������������:��������������������,���������������D�������������������>������iva_hsd_byp_clk_mux_ck@1ac��������������������� ����ti,mux-clock��������������������@������������������������������������A������dpll_iva_ck@1a0������������������������ti,omap4-dpll-clock�����������������A����������������������������������B��������k7��������������B������dpll_iva_x2_ck�������������������������ti,omap4-dpll-x2-clock���������������B�����������C������dpll_iva_m4x2_ck@1b8���������������������������ti,divider-clock�����������������C��������������������,�����������������������������������>������������D��������k�~������������D������dpll_iva_m5x2_ck@1bc���������������������������ti,divider-clock�����������������C��������������������,�����������������������������������>������������E��������k�] �����������E������dpll_mpu_ck@160������������������������ti,omap4-dpll-clock�����������������F������������`��d��l��h�����������������dpll_mpu_m2_ck@170�������������������������ti,divider-clock�������������������������������������,���������������p�������������������>������per_hs_clk_div_ck��������������������������fixed-factor-clock���������������7�����������������������������������K������usb_hs_clk_div_ck��������������������������fixed-factor-clock���������������7�����������������������������������Q������l3_div_ck@100��������������������������ti,divider-clock�����������������G������������������������������������������������H������l4_div_ck@100��������������������������ti,divider-clock�����������������H�������������������������������������������lp_clk_div_ck��������������������������fixed-factor-clock���������������6�����������������������������������������mpu_periphclk��������������������������fixed-factor-clock��������������������������������������������������������ocp_abe_iclk@528���������������������������ti,divider-clock�����������������I������������������������������(���������������������per_abe_24m_fclk���������������������������fixed-factor-clock���������������J������������������������������dummy_ck���������������������������fixed-clock����������������������clockdomains����������mpuss_cm@300��������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������tesla_cm@400��������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ��������������������������]���������abe_cm@500������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ���l�����������������������I���������������target-module@8000������������ti,sysc-omap4�ti,sysc�����������������������������rev����������������������+�����������}���������� ����cm2@0�������������ti,omap4-cm2�simple-bus����������������� ����������������������+�����������}���������� ����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c��������������������� ����ti,mux-clock��������������������K������������������������L�����������L������dpll_per_ck@140������������������������ti,omap4-dpll-clock�����������������L������������@��D��L��H�����������M������dpll_per_m2_ck@150�������������������������ti,divider-clock�����������������M������������������������P���������������������U������dpll_per_x2_ck@150�������������������������ti,omap4-dpll-x2-clock���������������M������������P�����������N������dpll_per_m2x2_ck@150���������������������������ti,divider-clock�����������������N��������������������,���������������P�������������������>�����������T������dpll_per_m3x2_gate_ck@154���������������������� ����ti,composite-no-wait-gate-clock��������������N������������������������T�����������O������dpll_per_m3x2_div_ck@154���������������������������ti,composite-divider-clock���������������N������������������������T���������������������P������dpll_per_m3x2_ck���������������������������ti,composite-clock���������������O���P�����������������dpll_per_m4x2_ck@158���������������������������ti,divider-clock�����������������N��������������������,���������������X�������������������>�����������������dpll_per_m5x2_ck@15c���������������������������ti,divider-clock�����������������N��������������������,���������������\�������������������>������dpll_per_m6x2_ck@160���������������������������ti,divider-clock�����������������N��������������������,���������������`�������������������>�����������S������dpll_per_m7x2_ck@164���������������������������ti,divider-clock�����������������N��������������������,���������������d�������������������>������������������dpll_usb_ck@180������������������������ti,omap4-dpll-j-type-clock������������������Q���������������������������������R������dpll_usb_clkdcoldo_ck@1b4��������������������������ti,fixed-factor-clock����������������R��������������������,�������������������������������������>������dpll_usb_m2_ck@190�������������������������ti,divider-clock�����������������R��������������������,�����������������������������������>�����������V������ducati_clk_mux_ck@100���������������������� ����ti,mux-clock�����������������G���S�������������������func_12m_fclk��������������������������fixed-factor-clock���������������T������������������������������func_24m_clk���������������������������fixed-factor-clock���������������U������������������������������func_24mc_fclk�������������������������fixed-factor-clock���������������T������������������������������func_48m_fclk@108��������������������������ti,divider-clock�����������������T���������������������������������func_48mc_fclk�������������������������fixed-factor-clock���������������T������������������������������func_64m_fclk@108��������������������������ti,divider-clock��������������������������������������������������func_96m_fclk@108��������������������������ti,divider-clock�����������������T���������������������������������init_60m_fclk@104��������������������������ti,divider-clock�����������������V��������������������������������������Y������per_abe_nc_fclk@108������������������������ti,divider-clock�����������������J������������������������������usb_phy_cm_clk32k@640��������������������������ti,gate-clock����������������������������������������@�����������b���������clockdomains�������l3_init_clkdm�������������ti,clockdomain���������������R���������l4_ao_cm@600��������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ��������������������������d���������l3_1_cm@700�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������l3_2_cm@800�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������ducati_cm@900�������������ti,omap4-cm������������� �������������������������+�����������}������ �������clk@20������������ti,clkctrl��������������� ������������������������������������l3_dma_cm@a00�������������ti,omap4-cm������������� �������������������������+�����������}������ �������clk@20������������ti,clkctrl��������������� ��������������������������W���������l3_emif_cm@b00������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������d2d_cm@c00������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ��������������������������c���������l4_cfg_cm@d00�������������ti,omap4-cm������������� �������������������������+�����������}������ �������clk@20������������ti,clkctrl��������������� ��������������������������e���������l3_instr_cm@e00�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ���$���������������������ivahd_cm@f00��������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������iss_cm@1000�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ��������������������������l���������l3_dss_cm@1100������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_gfx_cm@1200������������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ������������������������������������l3_init_cm@1300�����������ti,omap4-cm��������������������������������������+�����������}�������������clk@20������������ti,clkctrl��������������� ���������������������������X���������l4_per_cm@1400������������ti,omap4-cm��������������������������������������+�����������}�������������clock@20��������������ti,clkctrl-l4-per�ti,clkctrl����������������� ��D�����������������������m������clock@1a0��������� ����ti,clkctrl-l4-secure�ti,clkctrl�����������������<�����������������������y���������������target-module@56000�����������ti,sysc-omap2�ti,sysc��������������`�����`,����`(������������rev�sysc�syss�������������#����������������������������������������������'����������������W������������������fck����������������������+�����������}�����`�������dma-controller@0��������������ti,omap4430-sdma�ti,omap-sdma��������������������������0��m����������������� ����������������������������������������������� �����������������������z���������target-module@58000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������#����������������������������������������������������'����������������X�����������������fck����������������������+�����������}���������P����hsi@0��������� ����ti,omap4-hsi��������������������@���P�������������sys�gdd��������������X�����������������hsi_fck���������m�������G������������gdd_mpu����������������������+�����������}����������@����hsi-port@2000�������������ti,omap4-hsi-port��������������� ������(�������������tx�rx�����������m�������C���������hsi-port@3000�������������ti,omap4-hsi-port���������������0������8�������������tx�rx�����������m�������D���������������target-module@5e000�����������ti,sysc������� ��disabled�������������������������+�����������}��������� �������target-module@62000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� ������������rev�sysc�syss���������������������������������������������X���H��������������fck����������������������+�����������}����� �������usbhstll@0�������� ����ti,usbhs-tll�����������������������������m�������N������������target-module@64000�����������ti,sysc-omap4�ti,sysc��������������@�����@����@������������rev�sysc�syss�����������������������������������������������������������������������X���8��������������fck����������������������+�����������}�����@�������usbhshost@0�����������ti,usbhs-host�����������������������������������������+�����������}������������������������Y���Z���[������3����refclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2�������� ���ehci-phy�������ohci@800��������������ti,ohci-omap3���������������������������m�������L�������������������ehci@c00���������� ����ti,ehci-omap����������������������������m�������M��������������\���������������������+�������hub@1�������������usb424,9514�����������������������������������+�������usbether@1������������usb424,ec00��������������������������������target-module@66000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`������������rev�sysc�syss���������������������������������������������]������������������fck������������^����������� rstctrl����������������������+�����������}�����`�������mmu@0�������������ti,omap4-iommu���������������������������m����������������������������������������������segment@80000�������������simple-bus�����������������������+����������}���� ��������� ��������� ��������� ��������� ��������� ����������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p�������������������������� ��������� ��������� ��������� ��������� ��������� ��������target-module@29000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@2b000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss���������������������������������������������������������������'����������������X���@��������������fck����������������������+�����������}�������������usb_otg_hs@0��������������ti,omap4-musb����������������������������m�������\����������]������������mc�dma����������&���_�����������_������ ��.usb2-phy������������8�����������C�����������K�����������T���`��������`�����������������������o���2���������target-module@2d000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss�����������������������������������������'����������������X������������������fck����������������������+�����������}�������������ocp2scp@0�������������ti,omap-ocp2scp���������������������������������������+�����������}��������������usb2phy@80�������� ����ti,omap-usb2���������������������X��������T���a�������������b����������wkupclk���������u���������������_������������target-module@36000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`������������rev�sysc�syss��������������������������������������������'����������������c������������������fck����������������������+�����������}�����`����������target-module@4d000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������������������������������������'����������������c������������������fck����������������������+�����������}����������������target-module@59000�����������ti,sysc-omap4-sr�ti,sysc����������������8������������sysc��������������������������������������������������d�����������������fck����������������������+�����������}�������������smartreflex@0�������������ti,omap4-smartreflex-mpu������������������������������m�������������������target-module@5b000�����������ti,sysc-omap4-sr�ti,sysc����������������8������������sysc��������������������������������������������������d�����������������fck����������������������+�����������}�������������smartreflex@0�������������ti,omap4-smartreflex-iva������������������������������m�������f������������target-module@5d000�����������ti,sysc-omap4-sr�ti,sysc����������������8������������sysc��������������������������������������������������d�����������������fck����������������������+�����������}�������������smartreflex@0�������������ti,omap4-smartreflex-core�����������������������������m�������������������target-module@60000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@74000�����������ti,sysc-omap4�ti,sysc��������������@�����@��������� ���rev�sysc�����������������������������������������������e�����������������fck����������������������+�����������}�����@�������mailbox@0�������������ti,omap4-mailbox�����������������������������m�������������������������������������������������������������mbox-ipu���������������������������������������������������������������mbox-dsp��������������������������������������������������������������������target-module@76000�����������ti,sysc-omap2�ti,sysc��������������`�����`����`������������rev�sysc�syss����������������������������������������'����������������e�����������������fck����������������������+�����������}�����`�������spinlock@0������������ti,omap4-hwspinlock������������������������������������������segment@100000������������simple-bus�����������������������+���������`��}�������������������� �� ������0��0�����������������������������������������������target-module@0�����������ti,sysc-omap4�ti,sysc�����������#ctrl_module_pad_core��������������������������������� ���rev�sysc�����������������������������������������������+�����������}��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single��������������@������������������������+������������������������B������������-���������������������������������default�������������f���g���h���i���j�����������n���pinmux_mcpdm_pins���������(��������������������������������������������������pinmux_twl6040_pins������������������`��������������t������pinmux_mcbsp1_pins�������� �����������������������������������������������pinmux_dss_dpi_pins������������"�����$�����&�����(�����*�����,�����.�����0�����2�����4�����6�����t�����v�����x�����z�����|�����~��������������������������������������������������������������������������������f������pinmux_tfp410_pins������������D��������������g������pinmux_dss_hdmi_pins���������������Z������\������^��������������h������pinmux_tpd12s015_pins��������������"������H������X�������������i������pinmux_hsusbb1_pins�������`��������������������������������������������������������������������������������������j������pinmux_i2c1_pins�����������������������������������p������pinmux_i2c2_pins�����������������������������������x������pinmux_i2c3_pins�����������������������������������o������pinmux_i2c4_pins������������������������������������������pinmux_wl12xx_gpio�������� �����&������,������0������2���������������������pinmux_wl12xx_pins��������@�����8�����:�������� �����������������������������}������pinmux_button_pins����������������������������������pinmux_twl6030_pins�����������^��A�����������q���������omap4_padconf_global@5a0��������������syscon�simple-bus������������������p���������������������+�����������}���������p�����������k���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap�����������������`���������������k���pbias_mmc_omap4����������pbias_mmc_omap4����������w@���������-�������������{���������������target-module@2000������������ti,sysc������� ��disabled�������������������������+�����������}������ ����������target-module@8000������������ti,sysc������� ��disabled�������������������������+�����������}�����������������target-module@a000������������ti,sysc-omap4�ti,sysc�������������������������������� ���rev�sysc�������������������������������������������������������������2����������������l�����������������fck����������������������+�����������}��������������������segment@180000������������simple-bus�����������������������+���������segment@200000������������simple-bus�����������������������+��������h��}����!���������!���������� ���������� �������@�� @������P�� P������`�� `������p�� p����� ��! �����0��!0��������� ���������� ���������!��������!�����`��!`�����p��!p�����@��!@�����P��!P��������!���������!���������"��������"�����`��"`�����p��"p��������"���������"���������"���������"���������!���������!��������target-module@4000������������ti,sysc������� ��disabled�������������������������+�����������}������@����������target-module@6000������������ti,sysc������� ��disabled�������������������������+�����������}������`����������target-module@a000������������ti,sysc������� ��disabled�������������������������+�����������}�����������������target-module@c000������������ti,sysc������� ��disabled�������������������������+�����������}�����������������target-module@10000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@12000�����������ti,sysc������� ��disabled�������������������������+�����������}����� ����������target-module@14000�����������ti,sysc������� ��disabled�������������������������+�����������}�����@����������target-module@16000�����������ti,sysc������� ��disabled�������������������������+�����������}�����`����������target-module@18000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@1c000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@1e000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@20000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@26000�����������ti,sysc������� ��disabled�������������������������+�����������}�����`����������target-module@28000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@2a000�����������ti,sysc������� ��disabled�������������������������+�����������}�������������������segment@280000������������simple-bus�����������������������+���������segment@300000������������simple-bus�����������������������+������������}�����0���������4���������2����@��@��2@��� ��`��2`�����p��2p��������2���������2���������3���������2���� �����2����@����target-module@0�����������ti,sysc������� ��disabled�������������������������+���������x��}�������������������@��@��@��� ��`��`�����p��p������������������������������ ���������@����������������������interconnect@48000000�������������ti,omap4-l4-per�simple-bus��������0����H������H�����H�����H�����H�����H��������������ap�la�ia0�ia1�ia2�ia3������������������������+�����������}����H���� ��� ��H ��� �����segment@0�������������simple-bus�����������������������+�����������}���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����������������������������������������P��P�����`��`�����p��p��������������������������������������������������������������������������������������������������������������������������������������������������� �� �����0��0������������ `�� `����� p�� p�����`��`�����p��p�����������������������`��`�����p��p��������������������������������������� ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ������ ��� ���� �� �� ����� @�� @����� `�� `����� ��� ����@�� ��� ������ ��� ������ ��� ������ �� �����0��0�����@��@�����P��P����������������������������������������� �� ����� �� ����� P�� P����� `�� `����� �� ����� 0�� 0�������������������������������� P�� P�������target-module@20000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X������������rev�sysc�syss��������������������������������������������'����������������m��0��������������fck����������������������+�����������}�������������serial@0��������������ti,omap4-uart����������������������������m�������J������������l���������C����������J������n�����������target-module@32000�����������ti,sysc-omap2-timer�ti,sysc������������ ����� ���� ������������rev�sysc�syss�������������'���������������������������'����������������m�����������������fck����������������������+�����������}����� �������timer@0�����������ti,omap3430-timer����������������������������������m�������������������fck�timer_sys_ck������������m�������&������������target-module@34000�����������ti,sysc-omap4-timer�ti,sysc������������@�����@��������� ���rev�sysc��������������������������������������������������m��� ��������������fck����������������������+�����������}�����@�������timer@0�����������ti,omap4430-timer����������������������������������m��� ����������������fck�timer_sys_ck������������m�������'������������������������target-module@36000�����������ti,sysc-omap4-timer�ti,sysc������������`�����`��������� ���rev�sysc��������������������������������������������������m���(��������������fck����������������������+�����������}�����`�������timer@0�����������ti,omap4430-timer����������������������������������m���(����������������fck�timer_sys_ck������������m�������(������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������m���0��������������fck����������������������+�����������}�������������timer@0�����������ti,omap4430-timer����������������������������������m���0����������������fck�timer_sys_ck������������m�������-������������W���������������������target-module@40000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@55000�����������ti,sysc-omap2�ti,sysc��������������P�����P����Q������������rev�sysc�syss��������������������������������������������'����������������m���@�������m���@��������� ����fck�dbclk������������������������+�����������}�����P�������gpio@0������������ti,omap4-gpio����������������������������m�������������������F��������V������������-��������B�����������������������target-module@57000�����������ti,sysc-omap2�ti,sysc��������������p�����p����q������������rev�sysc�syss��������������������������������������������'����������������m���H�������m���H��������� ����fck�dbclk������������������������+�����������}�����p�������gpio@0������������ti,omap4-gpio����������������������������m�������������������F��������V������������-��������B������������������������target-module@59000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������������������������������������'����������������m���P�������m���P��������� ����fck�dbclk������������������������+�����������}�������������gpio@0������������ti,omap4-gpio����������������������������m������� ������������F��������V������������-��������B��������������u���������target-module@5b000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������������������������������������'����������������m���X�������m���X��������� ����fck�dbclk������������������������+�����������}�������������gpio@0������������ti,omap4-gpio����������������������������m�������!������������F��������V������������-��������B������������target-module@5d000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������������������������������������'����������������m���`�������m���`��������� ����fck�dbclk������������������������+�����������}�������������gpio@0������������ti,omap4-gpio����������������������������m�������"������������F��������V������������-��������B������������target-module@60000�����������ti,sysc-omap2�ti,sysc���������������������������������������rev�sysc�syss�������������������������������������������'����������������m������������������fck����������������������+�����������}�������������i2c@0��������� ����ti,omap4-i2c�����������������������������m�������=������������������������+�������������default�������������o��������������������������eeprom@50��������� ����ti,eeprom����������������P������������target-module@6a000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X������������rev�sysc�syss��������������������������������������������'����������������m�� ��������������fck����������������������+�����������}�������������serial@0��������������ti,omap4-uart����������������������������m�������H������������l����������target-module@6c000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X������������rev�sysc�syss��������������������������������������������'����������������m��(��������������fck����������������������+�����������}�������������serial@0��������������ti,omap4-uart����������������������������m�������I������������l���������C����������I������n�������������target-module@6e000�����������ti,sysc-omap2�ti,sysc���������������P�����T�����X������������rev�sysc�syss��������������������������������������������'����������������m��8��������������fck����������������������+�����������}�������������serial@0��������������ti,omap4-uart����������������������������m�������F������������l���������C����������F������n�����������target-module@70000�����������ti,sysc-omap2�ti,sysc���������������������������������������rev�sysc�syss�������������������������������������������'����������������m������������������fck����������������������+�����������}�������������i2c@0��������� ����ti,omap4-i2c�����������������������������m�������8������������������������+�������������default�������������p�������������twl@48���������������H��������m��������������������ti,twl6030�����������-��������B������������default�������������q���r���rtc�����������ti,twl4030-rtc����������m���������regulator-vaux1�����������ti,twl6030-vaux1�������������B@���������-��������regulator-vaux2�����������ti,twl6030-vaux2�������������O����������*��������regulator-vaux3�����������ti,twl6030-vaux3�������������B@���������-��������regulator-vmmc������������ti,twl6030-vmmc����������O����������-�������������|������regulator-vpp�������������ti,twl6030-vpp�����������w@���������&%�������regulator-vusim�����������ti,twl6030-vusim�������������O����������,@ ������regulator-vdac������������ti,twl6030-vdac�������������������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio�������������d������������������regulator-vusb������������ti,twl6030-vusb������������s������regulator-v1v8������������ti,twl6030-v1v8����������d�����������v������regulator-v2v1������������ti,twl6030-v2v1����������d�����������w������usb-comparator������������ti,twl6030-usb����������m������ ��������x���s������pwm�����������ti,twl6030-pwm��������������������pwmled������������ti,twl6030-pwmled���������������������gpadc�������������ti,twl6030-gpadc������������m������������������������twl@4b������������ti,twl6040����������������������������K���������default�������������t��������m�������w���������������u�������������������v������������w����������������������������������target-module@72000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� �������������rev�sysc�syss�������������������������������������������'����������������m������������������fck����������������������+�����������}����� �������i2c@0��������� ����ti,omap4-i2c�����������������������������m�������9������������������������+�������������default�������������x�������������������target-module@76000�����������ti,sysc-omap4�ti,sysc��������������`�����`��������� ���rev�sysc��������������������������������������������������m����������������fck����������������������+�����������}�����`����������target-module@78000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss����������������������������������������'����������������m���8��������������fck����������������������+�����������}�������������elm@0�������������ti,am3352-elm������������������� ���������m���������������� ��disabled�������������target-module@86000�����������ti,sysc-omap2-timer�ti,sysc������������`�����`����`������������rev�sysc�syss�������������'���������������������������'����������������m�����������������fck����������������������+�����������}�����`�������timer@0�����������ti,omap3430-timer����������������������������������m�������������������fck�timer_sys_ck������������m�������.������������W���������target-module@88000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������m�����������������fck����������������������+�����������}�������������timer@0�����������ti,omap4430-timer����������������������������������m�������������������fck�timer_sys_ck������������m�������/������������W���������������������target-module@90000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���������� ���rev�sysc��������������������������������������������y��� ��������������fck����������������������+�����������}����� ���� ����rng@0��������� ����ti,omap4-rng�������������������� ���������m�������4������������target-module@96000�����������ti,sysc-omap2�ti,sysc�������������� `�������������sysc����������������������������������������������m������������������fck����������������������+�����������}����� `�������mcbsp@0�����������ti,omap4-mcbsp�����������������������������mpu���������m�������������������common���������������������������z������z��� ���������tx�rx��������� ��disabled�������������target-module@98000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ���rev�sysc��������������������������������������������������m������������������fck����������������������+�����������}����� ��������spi@0�������������ti,omap4-mcspi���������������������������m�������A������������������������+����������������������@������z���#���z���$���z���%���z���&���z���'���z���(���z���)���z���*������ ���tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3����������target-module@9a000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ���rev�sysc��������������������������������������������������m������������������fck����������������������+�����������}����� ��������spi@0�������������ti,omap4-mcspi���������������������������m�������B������������������������+���������������������� ������z���+���z���,���z���-���z���.���������tx0�rx0�tx1�rx1����������target-module@9c000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ���rev�sysc������������������������������������������������������������������������X�����������������fck����������������������+�����������}����� ��������mmc@0�������������ti,omap4-hsmmc���������������������������m�������S���������������������������������z���=���z���>���������tx�rx�����������+���{��������8���|��������D������������target-module@9e000�����������ti,sysc������� ��disabled�������������������������+�����������}����� �����������target-module@a2000�����������ti,sysc������� ��disabled�������������������������+�����������}����� ����������target-module@a4000�����������ti,sysc������� ��disabled�������������������������+�����������}����� @�������� P����������target-module@a5000�����������ti,sysc-omap2�ti,sysc�������������� P0���� P4���� P8������������rev�sysc�syss��������������������������������������������'����������������y�����������������fck����������������������+�����������}����� P�������des@0��������� ����ti,omap4-des������������������������������m�������R���������������z���u���z���t���������tx�rx������������target-module@a8000�����������ti,sysc������� ��disabled�������������������������+�����������}����� ����@�������target-module@ad000�����������ti,sysc-omap4�ti,sysc�������������� ������ ���������� ���rev�sysc������������������������������������������������������������������������m�����������������fck����������������������+�����������}����� ��������mmc@0�������������ti,omap4-hsmmc���������������������������m�������^������������������������z���M���z���N���������tx�rx��������� ��disabled�������������target-module@b0000�����������ti,sysc������� ��disabled�������������������������+�����������}����������������target-module@b2000�����������ti,sysc-omap2�ti,sysc�������������� ����� ���� ������������rev�sysc�syss����������������������'������������b�������������m���h��������������fck����������������������+�����������}����� �������1w@0��������������ti,omap3-1w��������������������������m�������:������������target-module@b4000�����������ti,sysc-omap4�ti,sysc��������������@�����@��������� ���rev�sysc������������������������������������������������������������������������X�����������������fck����������������������+�����������}�����@�������mmc@0�������������ti,omap4-hsmmc���������������������������m�������V������������������������z���/���z���0���������tx�rx��������� ��disabled�������������target-module@b8000�����������ti,sysc-omap4�ti,sysc������������������������������ ���rev�sysc��������������������������������������������������m������������������fck����������������������+�����������}�������������spi@0�������������ti,omap4-mcspi���������������������������m�������[������������������������+����������������������������z������z������������tx0�rx0����������target-module@ba000�����������ti,sysc-omap4�ti,sysc������������������������������ ���rev�sysc��������������������������������������������������m������������������fck����������������������+�����������}�������������spi@0�������������ti,omap4-mcspi���������������������������m�������0������������������������+����������������������������z���F���z���G���������tx0�rx0����������target-module@d1000�����������ti,sysc-omap4�ti,sysc�������������� ����� ��������� ���rev�sysc������������������������������������������������������������������������m����������������fck����������������������+�����������}����� �������mmc@0�������������ti,omap4-hsmmc���������������������������m�������`������������������������z���9���z���:���������tx�rx��������� ��disabled�������������target-module@d5000�����������ti,sysc-omap4�ti,sysc�������������� P����� P��������� ���rev�sysc������������������������������������������������������������������������m��@��������������fck����������������������+�����������}����� P�������mmc@0�������������ti,omap4-hsmmc���������������������������m�������;������������������������z���;���z���<���������tx�rx������������default�������������}��������8���~��������C����������;������n�����������N��������D������������\���������������������+�������wlcore@2���������� ����ti,wl1271������������������������C������������n���:���������irq�wakeup����������oI�����������������segment@200000������������simple-bus�����������������������+�����������}����5��������5�������target-module@150000��������������ti,sysc-omap2�ti,sysc���������������������������������������rev�sysc�syss�������������������������������������������'����������������m������������������fck����������������������+�����������}�������������i2c@0��������� ����ti,omap4-i2c�����������������������������m�������>������������������������+�������������default���������������������������������������interconnect@40100000�������������ti,omap4-l4-abe�simple-pm-bus�������������@�����@�������������la�ap�������������������������������������+�����������}����@�����I���I���������segment@0�������������simple-pm-bus������������������������+��������0��}��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p��������������������������������������������������������������������������� �� �����0��0����������������������������������������������������������������������������������������������� ��� ������ ��� ������������������������������� �� ����I���I������I��I�����I �I ����I0�I0����I@�I@����IP�IP����I`�I`����Ip�Ip����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I�I����I �I ����I0�I0����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I��I�����I ��I �����I ��I �����I��I�����I��I�����I�I����I �I �������target-module@22000�����������ti,sysc-omap2�ti,sysc�������������� �������������sysc����������������������������������������������I���(��������������fck����������������������+�����������}����� ����I �I �������mcbsp@0�����������ti,omap4-mcbsp��������������������I ��������������mpu�dma���������m�������������������common���������������������������z���!���z���"���������tx�rx�����������okay�������������default�����������������������target-module@24000�����������ti,sysc-omap2�ti,sysc��������������@�������������sysc����������������������������������������������I���0��������������fck����������������������+�����������}�����@����I@�I@�������mcbsp@0�����������ti,omap4-mcbsp��������������������I@��������������mpu�dma���������m�������������������common���������������������������z������z������������tx�rx��������� ��disabled�������������target-module@26000�����������ti,sysc-omap2�ti,sysc��������������`�������������sysc����������������������������������������������I���8��������������fck����������������������+�����������}�����`����I`�I`�������mcbsp@0�����������ti,omap4-mcbsp��������������������I`��������������mpu�dma���������m�������������������common���������������������������z������z������������tx�rx��������� ��disabled�������������target-module@28000�����������ti,sysc-mcasp�ti,sysc������������������������������ ���rev�sysc���������������������������������������I��� ��������������fck����������������������+�����������}����������I��I�����������target-module@2a000�����������ti,sysc������� ��disabled�������������������������+�����������}����������I��I�����������target-module@2e000�����������ti,sysc-omap4�ti,sysc������������������������������ ���rev�sysc��������������������������������������������������I�����������������fck����������������������+�����������}����������I��I��������dmic@0������������ti,omap4-dmic��������������������I��������������mpu�dma���������m�������r���������������z���C���������up_link������� ��disabled�������������target-module@30000�����������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss��������������"������������������������������'����������������I���h��������������fck����������������������+�����������}����������I��I��������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt�����������������������������m�������P������������target-module@32000�����������ti,sysc-omap4�ti,sysc�������������� ����� ��������� ���rev�sysc��������������������������������������������������I�����������������fck����������������������+�����������}����� ����I �I ������������okay�������������default�����������������mcpdm@0�����������ti,omap4-mcpdm�������������������I �������������mpu�dma���������m�������p���������������z���A���z���B���������up_link�dn_link�������������������������pdmclk�����������������������target-module@38000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������I���H��������������fck����������������������+�����������}����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���H�����������������fck�timer_sys_ck������������m�������)����������������������������������target-module@3a000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������I���P��������������fck����������������������+�����������}����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���P�����������������fck�timer_sys_ck������������m�������*����������������������������������target-module@3c000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������I���X��������������fck����������������������+�����������}����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���X�����������������fck�timer_sys_ck������������m�������+����������������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc���������������������������� ���rev�sysc��������������������������������������������������I���`��������������fck����������������������+�����������}����������I��I��������timer@0�����������ti,omap4430-timer���������������������I�������������������I���`�����������������fck�timer_sys_ck������������m�������,������������W�������������������target-module@80000�����������ti,sysc������� ��disabled�������������������������+�����������}����������I��I�����������target-module@a0000�����������ti,sysc������� ��disabled�������������������������+�����������}����� �����I ��I �����������target-module@c0000�����������ti,sysc������� ��disabled�������������������������+�����������}����������I��I�����������target-module@f1000�����������ti,sysc-omap4�ti,sysc���������������������������� ���rev�sysc����������������������������������������������������������I�����������������fck����������������������+�����������}���������I�I����������������sram@40304000��������� ����mmio-sram�������������@0@����������������������gpmc@50000000�������������ti,omap4430-gpmc��������������P���������������������������+�����������m����������������������z������������rxtx������������������������������������#gpmc���������������������������H����������fck����������-��������B������������F��������V���������target-module@52000000������������ti,sysc-omap4�ti,sysc�����������#iss�����������R������R����������� ���rev�sysc�������������������������������������������������������������������2����������������l������������������fck����������������������+�����������}����R������������target-module@55082000������������ti,sysc-omap2�ti,sysc�������������U ����U ���U ������������rev�sysc�syss����������������������������������������������������������������fck������������������������ rstctrl���������}����U �������������+������������������mmu@0�������������ti,omap4-iommu���������������������������m�������d����������������������������������������������target-module@4012c000������������ti,sysc-omap4�ti,sysc�������������@�����@���������� ���rev�sysc��������������������������������������������������I���@��������������fck����������������������+�����������}����@�����I��I�����������dmm@4e000000���������� ����ti,omap4-dmm��������������N��������������m�������q�����������#dmm�������emif@4c000000�������������ti,emif-4d������������L��������������m�������n�����������#emif1��������������������������������������������������������������-��������6����������emif@4d000000�������������ti,emif-4d������������M��������������m�������o�����������#emif2��������������������������������������������������������������-��������6����������dsp������� ����ti,omap4-dsp������������D������������������O���������������^�����������������]����������������Vomap4-dsp-fw.xe64T����������d����������������okay������������k������������y�����������������������ipu@55020000���������� ����ti,omap4-ipu��������������U��������������l2ram�����������O���������������������������������������������������������Vomap4-ipu-fw.xem3�����������d����������������okay������������k������������y���������������������������target-module@4b501000������������ti,sysc-omap2�ti,sysc�������������KP����KP����KP�������������rev�sysc�syss��������������������������������������������'����������������y������������������fck����������������������+�����������}����KP�������aes@0��������� ����ti,omap4-aes������������������������������m�������U���������������z���o���z���n���������tx�rx������������target-module@4b701000������������ti,sysc-omap2�ti,sysc�������������Kp����Kp����Kp�������������rev�sysc�syss��������������������������������������������'����������������y�����������������fck����������������������+�����������}����Kp�������aes@0��������� ����ti,omap4-aes������������������������������m�������@���������������z���r���z���q���������tx�rx������������target-module@4b100000������������ti,sysc-omap3-sham�ti,sysc������������K����K���K������������rev�sysc�syss�����������������������������������������'����������������y���(��������������fck����������������������+�����������}����K��������sham@0������������ti,omap4-sham����������������������������m�������3���������������z���w���������rx�����������regulator-abb-mpu��������� ����ti,abb-v2������������abb_mpu�����������������������+������������������������������������������2��������������������okay��������������J0{����J0`������������base-address�int-address����������x���������������������������O�����������������������������������������������������������������1��������������������������regulator-abb-iva��������� ����ti,abb-v2������������abb_iva�����������������������+������������������������������������������2������������������ ��disabled��������������J0{����J0`������������base-address�int-address����������target-module@56000000������������ti,sysc-omap4�ti,sysc�������������V������V����������� ���rev�sysc��������������������������������������������������������������������������������fck����������������������+�����������}����V��������������������������������������k���� '���������������������target-module@58000000������������ti,sysc-omap2�ti,sysc�������������X������X����������� ���rev�syss������������'���������0��������������������������� ����������� ���������������������fck�hdmi_clk�sys_clk�tv_clk����������������������+�����������}����X���������dss@0��������� ����ti,omap4-dss������������������������������okay�����������������������������������fck����������������������+�����������}��������������target-module@1000������������ti,sysc-omap2�ti,sysc��������������������������������������rev�sysc�syss�����������������������������������������������������������'����������������������������������� ����������fck�sys_clk����������������������+�����������}�������������dispc@0�����������ti,omap4-dispc���������������������������m�����������������������������������������fck����������target-module@2000������������ti,sysc-omap2�ti,sysc��������������� ������ ����� ������������rev�sysc�syss�����������������������������������������'����������������������������������� ����������fck�sys_clk����������������������+�����������}������ �������encoder@0�������������������������� ��disabled����������������������������H����������fck�ick����������target-module@3000������������ti,sysc-omap2�ti,sysc���������������0�������������rev���������������������� ����������sys_clk����������������������+�����������}������0�������encoder@0�������������ti,omap4-venc�������������������������� ��disabled�����������������������������������fck����������target-module@4000������������ti,sysc-omap2�ti,sysc���������������@������@�����@������������rev�sysc�syss����������������������������������������'������������������������+�����������}������@�������encoder@0��������� ����ti,omap4-dsi���������������������������@������ ���������proto�phy�pll�����������m�������5��������� ��disabled������������������������������������ ����������fck�sys_clk����������������������+�������������target-module@5000������������ti,sysc-omap2�ti,sysc���������������P������P�����P������������rev�sysc�syss����������������������������������������'������������������������+�����������}������P�������encoder@0��������� ����ti,omap4-dsi���������������������������@������ ���������proto�phy�pll�����������m�������T�����������okay������������������������������������ ����������fck�sys_clk����������������������+��������������������������target-module@6000������������ti,sysc-omap4�ti,sysc���������������`������`��������� ���rev�sysc���������������������������������������������������� ���������������������fck�dss_clk����������������������+�����������}������`��� ����encoder@0�������������ti,omap4-hdmi��������� ��������������������������������������wp�pll�phy�core���������m�������e�����������okay������������������������� ����������� ����������fck�sys_clk�������������z���L������ ���audio_tx��������������������port�������endpoint��������������������������������������������port�������endpoint�������������������������������������������������������bandgap@4a002260��������������J�"`���J�#,�������������ti,omap4430-bandgap�����������������������������������������������������thermal-zones������cpu_thermal���������*������������@�����������N����������������^������N ���trips������cpu_alert�����������k�����������w�������������passive�������������������cpu_crit������������k��H��������w��������� ����critical�������������cooling-maps�������map0�����������������������������������������������������lpddr2��������#����Elpida,ECB240ABACN�jedec,lpddr2-s4�������������������������� �������������������������������������������������������������������������������������������� ����������� ����������� ����������� -������������������lpddr2-timings@0��������������jedec,lpddr2-timings������������ :������������ Cׄ��������� L��R�������� R��FP�������� W��:��������� [����������� d��'�������� i��L�������� n��L�������� r��L�������� w��:��������� ~��|�������� ����P�������� ��_��������� ��~@�������� ��B@�������� ��p�������� ���p������lpddr2-timings@1��������������jedec,lpddr2-timings������������ :������������ C����������� L��R�������� R��FP�������� W��:��������� [����������� d��'�������� i��'�������� n��L�������� r��L�������� w��:��������� ~��|�������� ����P�������� ��_��������� ��~@�������� ��B@�������� ��p�������� ���p���������memory@80000000�����������memory�����������ր���@���������reserved-memory����������������������+������������}���dsp-memory@98000000�����������shared-dma-pool����������֘���������������� ���������okay����������������������ipu-memory@98800000�����������shared-dma-pool����������֘��������������� ���������okay�������������������������leds���������� ����gpio-leds������������default�����������������heartbeat����������� �pandaboard::status1�������������������������� �� �heartbeat���������mmc��������� �pandaboard::status2���������������������������� �mmc0�������������gpio_keys��������� ����gpio-keys������������default�����������������buttonS2���������� �� �button S2��������������u�������������� ������������� ����������sound�������������ti,abe-twl6040���������� �PandaBoard���������� I���������� ������������ ������������� )Headset Stereophone�HSOL�Headset Stereophone�HSOR�Ext Spk�HFL�Ext Spk�HFR�Line Out�AUXL�Line Out�AUXR�HSMIC�Headset Mic�Headset Mic�Headset Mic Bias�AFML�Line In�AFMR�Line In��������hsusb1_power_reg��������������regulator-fixed����������hsusb1_vbus����������2Z����������2Z����������������������������� :�p�������������������d��������� K������������������hsusb1_phy������������usb-nop-xceiv����������� ]�����������������u������������ i�����������������-������ ����main_clk������������$�������������\������wl12xx_vmmc����������default������������������������regulator-fixed����������vwl1271����������w@���������w@��������������������������� :�p���������������������~������encoder0���������� ����ti,tfp410����������� t��������������ports������������������������+�������port@0�������������������endpoint��������������������������������������port@1������������������endpoint��������������������������������������������connector0������������dvi-connector����������� �dvi���������� ��������� ��������port�������endpoint�����������������������������������������encoder1���������� ����ti,tpd12s015����������$������������������ �����������������ports������������������������+�������port@0�������������������endpoint��������������������������������������port@1������������������endpoint��������������������������������������������connector1������������hdmi-connector���������� �hdmi��������������a������port�������endpoint�������������������������������������������� compatible�interrupt-parent�#address-cells�#size-cells�stdout-path�i2c0�i2c1�i2c2�i2c3�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�rproc0�rproc1�display0�display1�ethernet�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�#cooling-cells�phandle�ti,hwmods�interrupt-controller�#interrupt-cells�cache-unified�cache-level�interrupts�sram�ranges�reg-names�ti,sysc-sidle�#clock-cells�ti,index-starts-at-one�ti,bit-shift�clock-mult�clock-div�ti,max-div�ti,dividers�#reset-cells�#power-domain-cells�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�status�clock-frequency�ti,autoidle-shift�ti,invert-autoidle-bit�ti,index-power-of-two�assigned-clock-rates�ti,clock-div�ti,clock-mult�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�interrupt-names�port1-mode�remote-wakeup-connected�phys�resets�reset-names�#iommu-cells�usb-phy�phy-names�multipoint�num-eps�ram-bits�ctrl-module�interface-type�power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�pinctrl-names�pinctrl-0�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�ti,sysc-delay-us�interrupts-extended�ti,timer-pwm�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�ti,buffer-size�dmas�dma-names�ti,spi-num-cs�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�non-removable�cap-power-off-card�ref-clock-frequency�power-domains�ti,timer-dsp�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�ti,iommu-bus-err-back�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�cs1-used�device-handle�ti,bootreg�iommus�firmware-name�mboxes�memory-region�ti,timers�ti,watchdog-timers�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�vdd-supply�vdda-supply�remote-endpoint�data-lines�gpios�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�density�io-width�tRPab-min-tck�tRCD-min-tck�tWR-min-tck�tRASmin-min-tck�tRRD-min-tck�tWTR-min-tck�tXP-min-tck�tRTP-min-tck�tCKE-min-tck�tCKESR-min-tck�tFAW-min-tck�min-freq�max-freq�tRPab�tRCD�tWR�tRAS-min�tRRD�tWTR�tXP�tRTP�tCKESR�tDQSCK-max�tFAW�tZQCS�tZQCL�tZQinit�tRAS-max-ns�tDQSCK-max-derated�reusable�label�linux,default-trigger�linux,code�wakeup-source�ti,model�ti,mclk-freq�ti,mcpdm�ti,twl6040�ti,audio-routing�startup-delay-us�regulator-boot-on�reset-gpios�vcc-supply�powerdown-gpios�digital�ddc-i2c-bus�