�
������8���X���(������������
���� �����������������������������9����compulab,omap3-cm-t3530�ti,omap3430�ti,omap34xx�ti,omap3�������������������������������������+������������7CompuLab CM-T3530������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������scpu�������������������������������������cpu��������������������������������������������������������������������������pmu@54000000��������������arm,cortex-a8-pmu������������T������������������������������debugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu��������������mpu�������iva�������
����ti,iva2.2�������������iva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������h�������������������	���
���������������������+������������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+�����������������H���������scm@2000��������������ti,omap3-scm�simple-bus������������ ��� ����������������������+������������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single�������������0��8���������������������+���������������������������������������������,�����������J������pinmux_uart3_pins�����������g��n�����p������������������������pinmux_mmc1_pins����������0��g��������������������������������������������pinmux_green_led_pins�����������g������������������������pinmux_dss_dpi_pins_common�����������g��������������������������������������������������������������������������������������������������������������������������������������������������������������������������������������������	������pinmux_dss_dpi_pins_cm_t35x�������0��g������������������������������������������������������������
������pinmux_ads7846_pins���������g��������������������������pinmux_mcspi1_pins�������� ��g�������������������������������������������pinmux_i2c1_pins������������g������������������������������pinmux_mcbsp2_pins�������� ��g�����������������������������������������pinmux_smsc1_pins�����������g����������j��������������������pinmux_hsusb0_pins��������`��g��r������t������v����x����z����|����~���������������������������������������������pinmux_twl4030_pins���������g�����A��������������������pinmux_mmc2_pins����������P��g��(����*����,����.����0����2����4�����6�����8�����:�������������������������scm_conf@270��������������syscon�simple-bus��������������p��0���������������������+�������������������p��0����������������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap���������������������������{������pbias_mmc_omap2430�����������pbias_mmc_omap2430������������w@����������-�������������������������clocks�����������������������+�������mcbsp5_mux_fck@68��������������������������ti,composite-mux-clock������������������������������������������h�������������	������mcbsp5_fck�������������������������ti,composite-clock������������������	��������������������mcbsp1_mux_fck@4���������������������������ti,composite-mux-clock�������������������������������������������������������������mcbsp1_fck�������������������������ti,composite-clock���������������
�����������������������mcbsp2_mux_fck@4���������������������������ti,composite-mux-clock�������������������������������������������������������������mcbsp2_fck�������������������������ti,composite-clock���������������
�����������������������mcbsp3_mux_fck@68��������������������������ti,composite-mux-clock������������������������������h�������������������mcbsp3_fck�������������������������ti,composite-clock��������������������������������������mcbsp4_mux_fck@68��������������������������ti,composite-mux-clock������������������������������������������h�������������������mcbsp4_fck�������������������������ti,composite-clock��������������������������������������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������
����\���������������������+���������������������������������������������,�����������J������pinmux_twl4030_vpins���������� ��g��������������������������������������������������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������H
`D���H
`H���H
`L������������rev�sysc�syss���������������������������������������������������������������������ick����������������������+�����������������H
`��� ����aes1@0��������
����ti,omap3-aes��������������������P����������������������
������	������
��������tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������HPD���HPH���HPL������������rev�sysc�syss���������������������������������������������������������������������ick����������������������+�����������������HP��� ����aes2@0��������
����ti,omap3-aes��������������������P����������������������
������A������B��������tx�rx������������prm@48306000����������
����ti,omap3-prm�������������H0`���@�����������������clocks�����������������������+�������virt_16_8m_ck��������������������������fixed-clock����������Y��������������������osc_sys_ck@d40���������������������
����ti,mux-clock�������������������������������������������
@�������������������sys_ck@1270������������������������ti,divider-clock�������������������������������������,��������������p���������7�������������!������sys_clkout1@d70������������������������ti,gate-clock���������������������������
p������������������dpll3_x2_ck������������������������fixed-factor-clock�����������������������N�����������Y���������dpll3_m2x2_ck��������������������������fixed-factor-clock�����������������������N�����������Y���������������� ������dpll4_x2_ck������������������������fixed-factor-clock�����������������������N�����������Y���������corex2_fck�������������������������fixed-factor-clock��������������� ��������N�����������Y����������������"������wkup_l4_ick������������������������fixed-factor-clock���������������!��������N�����������Y����������������Q������corex2_d3_fck��������������������������fixed-factor-clock���������������"��������N�����������Y�����������������������corex2_d5_fck��������������������������fixed-factor-clock���������������"��������N�����������Y��������������������������clockdomains�������������cm@48004000�����������ti,omap3-cm����������H�@���@����clocks�����������������������+�������dummy_apb_pclk�������������������������fixed-clock�������������������omap_32k_fck���������������������������fixed-clock��������������������������C������virt_12m_ck������������������������fixed-clock�������������������������������virt_13m_ck������������������������fixed-clock�����������]@�������������������virt_19200000_ck���������������������������fixed-clock���������$���������������������virt_26000000_ck���������������������������fixed-clock�������������������������������virt_38_4m_ck��������������������������fixed-clock���������I���������������������dpll4_ck@d00���������������������������ti,omap3-dpll-per-clock��������������!���!�����������
���
 ��
D��
0�������������������dpll4_m2_ck@d48������������������������ti,divider-clock�������������������������,���?�����������
H���������7�������������#������dpll4_m2x2_mul_ck��������������������������fixed-factor-clock���������������#��������N�����������Y����������������$������dpll4_m2x2_ck@d00��������������������������ti,gate-clock����������������$�����������������������
����������c�������������%������omap_96m_alwon_fck�������������������������fixed-factor-clock���������������%��������N�����������Y����������������,������dpll3_ck@d00���������������������������ti,omap3-dpll-core-clock�����������������!���!�����������
���
 ��
@��
0�������������������dpll3_m3_ck@1140���������������������������ti,divider-clock�������������������������������������,��������������@���������7�������������&������dpll3_m3x2_mul_ck��������������������������fixed-factor-clock���������������&��������N�����������Y����������������'������dpll3_m3x2_ck@d00��������������������������ti,gate-clock����������������'�����������������������
����������c�������������(������emu_core_alwon_ck��������������������������fixed-factor-clock���������������(��������N�����������Y����������������e������sys_altclk�������������������������fixed-clock��������������������������1������mcbsp_clks�������������������������fixed-clock��������������������������������dpll3_m2_ck@d40������������������������ti,divider-clock�������������������������������������,��������������
@���������7�������������������core_ck������������������������fixed-factor-clock�����������������������N�����������Y����������������)������dpll1_fck@940��������������������������ti,divider-clock�����������������)��������������������,��������������	@���������7�������������*������dpll1_ck@904���������������������������ti,omap3-dpll-clock��������������!���*�����������	��	$��	@��	4�������������������dpll1_x2_ck������������������������fixed-factor-clock�����������������������N�����������Y����������������+������dpll1_x2m2_ck@944��������������������������ti,divider-clock�����������������+��������,��������������	D���������7�������������?������cm_96m_fck�������������������������fixed-factor-clock���������������,��������N�����������Y����������������-������omap_96m_fck@d40�����������������������
����ti,mux-clock�����������������-���!�����������������������
@�������������H������dpll4_m3_ck@e40������������������������ti,divider-clock�������������������������������������,��� �����������@���������7�������������.������dpll4_m3x2_mul_ck��������������������������fixed-factor-clock���������������.��������N�����������Y����������������/������dpll4_m3x2_ck@d00��������������������������ti,gate-clock����������������/�����������������������
����������c�������������0������omap_54m_fck@d40�����������������������
����ti,mux-clock�����������������0���1�����������������������
@�������������;������cm_96m_d2_fck��������������������������fixed-factor-clock���������������-��������N�����������Y����������������2������omap_48m_fck@d40�����������������������
����ti,mux-clock�����������������2���1�����������������������
@�������������3������omap_12m_fck���������������������������fixed-factor-clock���������������3��������N�����������Y����������������J������dpll4_m4_ck@e40������������������������ti,divider-clock�������������������������,��������������@���������7�������������4������dpll4_m4x2_mul_ck��������������������������ti,fixed-factor-clock����������������4��������y��������������������������������������5������dpll4_m4x2_ck@d00��������������������������ti,gate-clock����������������5�����������������������
����������c������������������������������dpll4_m5_ck@f40������������������������ti,divider-clock�������������������������,���?�����������@���������7�������������6������dpll4_m5x2_mul_ck��������������������������ti,fixed-factor-clock����������������6��������y��������������������������������������7������dpll4_m5x2_ck@d00��������������������������ti,gate-clock����������������7�����������������������
����������c�����������������������m������dpll4_m6_ck@1140���������������������������ti,divider-clock�������������������������������������,���?�����������@���������7�������������8������dpll4_m6x2_mul_ck��������������������������fixed-factor-clock���������������8��������N�����������Y����������������9������dpll4_m6x2_ck@d00��������������������������ti,gate-clock����������������9�����������������������
����������c�������������:������emu_per_alwon_ck���������������������������fixed-factor-clock���������������:��������N�����������Y����������������f������clkout2_src_gate_ck@d70�������������������� ����ti,composite-no-wait-gate-clock��������������)�����������������������
p�������������<������clkout2_src_mux_ck@d70�������������������������ti,composite-mux-clock���������������)���!���-���;�����������
p�������������=������clkout2_src_ck�������������������������ti,composite-clock���������������<���=�������������>������sys_clkout2@d70������������������������ti,divider-clock�����������������>��������������������,���@�����������
p����������������mpu_ck�������������������������fixed-factor-clock���������������?��������N�����������Y����������������@������arm_fck@924������������������������ti,divider-clock�����������������@�����������	$��������,���������emu_mpu_alwon_ck���������������������������fixed-factor-clock���������������@��������N�����������Y����������������g������l3_ick@a40�������������������������ti,divider-clock�����������������)��������,��������������
@���������7�������������A������l4_ick@a40�������������������������ti,divider-clock�����������������A��������������������,��������������
@���������7�������������B������rm_ick@c40�������������������������ti,divider-clock�����������������B��������������������,��������������@���������7������gpt10_gate_fck@a00�������������������������ti,composite-gate-clock��������������!�����������������������
��������������D������gpt10_mux_fck@a40��������������������������ti,composite-mux-clock���������������C���!�����������������������
@�������������E������gpt10_fck��������������������������ti,composite-clock���������������D���E������gpt11_gate_fck@a00�������������������������ti,composite-gate-clock��������������!�����������������������
��������������F������gpt11_mux_fck@a40��������������������������ti,composite-mux-clock���������������C���!�����������������������
@�������������G������gpt11_fck��������������������������ti,composite-clock���������������F���G������core_96m_fck���������������������������fixed-factor-clock���������������H��������N�����������Y����������������������mmchs2_fck@a00�������������������������ti,wait-gate-clock��������������������������
���������������������������������mmchs1_fck@a00�������������������������ti,wait-gate-clock��������������������������
���������������������������������i2c3_fck@a00���������������������������ti,wait-gate-clock��������������������������
���������������������������������i2c2_fck@a00���������������������������ti,wait-gate-clock��������������������������
���������������������������������i2c1_fck@a00���������������������������ti,wait-gate-clock��������������������������
���������������������������������mcbsp5_gate_fck@a00������������������������ti,composite-gate-clock��������������������������
�����������
��������������������mcbsp1_gate_fck@a00������������������������ti,composite-gate-clock��������������������������	�����������
��������������
������core_48m_fck���������������������������fixed-factor-clock���������������3��������N�����������Y����������������I������mcspi4_fck@a00�������������������������ti,wait-gate-clock���������������I�����������
���������������������������������mcspi3_fck@a00�������������������������ti,wait-gate-clock���������������I�����������
���������������������������������mcspi2_fck@a00�������������������������ti,wait-gate-clock���������������I�����������
���������������������������������mcspi1_fck@a00�������������������������ti,wait-gate-clock���������������I�����������
���������������������������������uart2_fck@a00��������������������������ti,wait-gate-clock���������������I�����������
���������������������������������uart1_fck@a00��������������������������ti,wait-gate-clock���������������I�����������
�������������
��������������������core_12m_fck���������������������������fixed-factor-clock���������������J��������N�����������Y����������������K������hdq_fck@a00������������������������ti,wait-gate-clock���������������K�����������
���������������������������������core_l3_ick������������������������fixed-factor-clock���������������A��������N�����������Y����������������L������sdrc_ick@a10���������������������������ti,wait-gate-clock���������������L�����������
��������������������������������gpmc_fck���������������������������fixed-factor-clock���������������L��������N�����������Y���������core_l4_ick������������������������fixed-factor-clock���������������B��������N�����������Y����������������M������mmchs2_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mmchs1_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������hdq_ick@a10������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mcspi4_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mcspi3_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mcspi2_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mcspi1_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������i2c3_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������i2c2_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������i2c1_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������uart2_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������uart1_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
������������
��������������������gpt11_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������gpt10_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mcbsp5_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
������������
��������������������mcbsp1_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
������������	��������������������omapctrl_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������dss_tv_fck@e00�������������������������ti,gate-clock����������������;��������������������������������������������dss_96m_fck@e00������������������������ti,gate-clock����������������H��������������������������������������������dss2_alwon_fck@e00�������������������������ti,gate-clock����������������!��������������������������������������������dummy_ck���������������������������fixed-clock�������������������gpt1_gate_fck@c00��������������������������ti,composite-gate-clock��������������!��������������������������������������N������gpt1_mux_fck@c40���������������������������ti,composite-mux-clock���������������C���!�����������@�������������O������gpt1_fck���������������������������ti,composite-clock���������������N���O��������������������aes2_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������������������
�������������������wkup_32k_fck���������������������������fixed-factor-clock���������������C��������N�����������Y����������������P������gpio1_dbck@c00�������������������������ti,gate-clock����������������P��������������������������������������������sha12_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������wdt2_fck@c00���������������������������ti,wait-gate-clock���������������P��������������������������������������������wdt2_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������wdt1_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpio1_ick@c10��������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������omap_32ksync_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpt12_ick@c10��������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpt1_ick@c10���������������������������ti,omap3-interface-clock�����������������Q��������������������������������������������per_96m_fck������������������������fixed-factor-clock���������������,��������N�����������Y����������������������per_48m_fck������������������������fixed-factor-clock���������������3��������N�����������Y����������������R������uart3_fck@1000�������������������������ti,wait-gate-clock���������������R��������������������������������������������gpt2_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������S������gpt2_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������@�������������T������gpt2_fck���������������������������ti,composite-clock���������������S���T��������������������gpt3_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������U������gpt3_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������V������gpt3_fck���������������������������ti,composite-clock���������������U���V������gpt4_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������W������gpt4_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������X������gpt4_fck���������������������������ti,composite-clock���������������W���X������gpt5_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������Y������gpt5_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������Z������gpt5_fck���������������������������ti,composite-clock���������������Y���Z������gpt6_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������[������gpt6_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������\������gpt6_fck���������������������������ti,composite-clock���������������[���\������gpt7_gate_fck@1000�������������������������ti,composite-gate-clock��������������!�������������������������������������]������gpt7_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������^������gpt7_fck���������������������������ti,composite-clock���������������]���^������gpt8_gate_fck@1000�������������������������ti,composite-gate-clock��������������!������������	�������������������������_������gpt8_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������`������gpt8_fck���������������������������ti,composite-clock���������������_���`������gpt9_gate_fck@1000�������������������������ti,composite-gate-clock��������������!������������
�������������������������a������gpt9_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���!�����������������������@�������������b������gpt9_fck���������������������������ti,composite-clock���������������a���b������per_32k_alwon_fck��������������������������fixed-factor-clock���������������C��������N�����������Y����������������c������gpio6_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio5_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio4_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio3_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio2_dbck@1000������������������������ti,gate-clock����������������c������������������������
��������������������wdt3_fck@1000��������������������������ti,wait-gate-clock���������������c��������������������������������������������per_l4_ick�������������������������fixed-factor-clock���������������B��������N�����������Y����������������d������gpio6_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio5_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio4_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio3_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio2_ick@1010�������������������������ti,omap3-interface-clock�����������������d�����������������������
��������������������wdt3_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������uart3_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������uart4_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt9_ick@1010��������������������������ti,omap3-interface-clock�����������������d�����������������������
��������������������gpt8_ick@1010��������������������������ti,omap3-interface-clock�����������������d�����������������������	��������������������gpt7_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt6_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt5_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt4_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt3_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt2_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp2_ick@1010������������������������ti,omap3-interface-clock�����������������d��������������������������������������������mcbsp3_ick@1010������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp4_ick@1010������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp2_gate_fck@1000���������������������������ti,composite-gate-clock����������������������������������������������������
������mcbsp3_gate_fck@1000���������������������������ti,composite-gate-clock���������������������������������������������������������mcbsp4_gate_fck@1000���������������������������ti,composite-gate-clock���������������������������������������������������������emu_src_mux_ck@1140��������������������
����ti,mux-clock�����������������!���e���f���g�����������@�������������h������emu_src_ck�������������������������ti,clkdm-gate-clock��������������h�������������i������pclk_fck@1140��������������������������ti,divider-clock�����������������i��������������������,��������������@���������7������pclkx2_fck@1140������������������������ti,divider-clock�����������������i��������������������,��������������@���������7������atclk_fck@1140�������������������������ti,divider-clock�����������������i��������������������,��������������@���������7������traceclk_src_fck@1140����������������������
����ti,mux-clock�����������������!���e���f���g�����������������������@�������������j������traceclk_fck@1140��������������������������ti,divider-clock�����������������j��������������������,��������������@���������7������secure_32k_fck�������������������������fixed-clock��������������������������k������gpt12_fck��������������������������fixed-factor-clock���������������k��������N�����������Y�����������������������wdt1_fck���������������������������fixed-factor-clock���������������k��������N�����������Y���������security_l4_ick2���������������������������fixed-factor-clock���������������B��������N�����������Y����������������l������aes1_ick@a14���������������������������ti,omap3-interface-clock�����������������l�����������������������
�������������������rng_ick@a14������������������������ti,omap3-interface-clock�����������������l�����������
��������������������������������sha11_ick@a14��������������������������ti,omap3-interface-clock�����������������l�����������
������������������des1_ick@a14���������������������������ti,omap3-interface-clock�����������������l�����������
�������������������cam_mclk@f00���������������������������ti,gate-clock����������������m�����������������������������������������cam_ick@f10��������������������!����ti,omap3-no-wait-interface-clock�����������������B��������������������������������������������csi2_96m_fck@f00���������������������������ti,gate-clock������������������������������������������������������������security_l3_ick������������������������fixed-factor-clock���������������A��������N�����������Y����������������n������pka_ick@a14������������������������ti,omap3-interface-clock�����������������n�����������
������������������icr_ick@a10������������������������ti,omap3-interface-clock�����������������M�����������
������������������des2_ick@a10���������������������������ti,omap3-interface-clock�����������������M�����������
������������������mspro_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
������������������mailboxes_ick@a10��������������������������ti,omap3-interface-clock�����������������M�����������
������������������ssi_l4_ick�������������������������fixed-factor-clock���������������B��������N�����������Y����������������u������sr1_fck@c00������������������������ti,wait-gate-clock���������������!������������������������������������������sr2_fck@c00������������������������ti,wait-gate-clock���������������!������������������������������������������sr_l4_ick��������������������������fixed-factor-clock���������������B��������N�����������Y���������dpll2_fck@40���������������������������ti,divider-clock�����������������)��������������������,���������������@���������7�������������o������dpll2_ck@4�������������������������ti,omap3-dpll-clock��������������!���o���������������$���@���4�������������������������������������������p������dpll2_m2_ck@44�������������������������ti,divider-clock�����������������p��������,���������������D���������7�������������q������iva2_ck@0��������������������������ti,wait-gate-clock���������������q����������������������������������������������modem_fck@a00��������������������������ti,omap3-interface-clock�����������������!�����������
���������������������������������sad2d_ick@a10��������������������������ti,omap3-interface-clock�����������������A�����������
��������������������������������mad2d_ick@a18��������������������������ti,omap3-interface-clock�����������������A�����������
��������������������������������mspro_fck@a00��������������������������ti,wait-gate-clock��������������������������
�������������������ssi_ssr_gate_fck_3430es2@a00����������������������� ����ti,composite-no-wait-gate-clock��������������"������������������������
��������������r������ssi_ssr_div_fck_3430es2@a40������������������������ti,composite-divider-clock���������������"�����������������������
@������$����������������������������������������������s������ssi_ssr_fck_3430es2������������������������ti,composite-clock���������������r���s�������������t������ssi_sst_fck_3430es2������������������������fixed-factor-clock���������������t��������N�����������Y���������������
������hsotgusb_ick_3430es2@a10�����������������������"����ti,omap3-hsotgusb-interface-clock����������������L�����������
��������������������������������ssi_ick_3430es2@a10������������������������ti,omap3-ssi-interface-clock�����������������u�����������
�������������������������������usim_gate_fck@c00��������������������������ti,composite-gate-clock��������������H������������	��������������������������������sys_d2_ck��������������������������fixed-factor-clock���������������!��������N�����������Y����������������w������omap_96m_d2_fck������������������������fixed-factor-clock���������������H��������N�����������Y����������������x������omap_96m_d4_fck������������������������fixed-factor-clock���������������H��������N�����������Y����������������y������omap_96m_d8_fck������������������������fixed-factor-clock���������������H��������N�����������Y����������������z������omap_96m_d10_fck���������������������������fixed-factor-clock���������������H��������N�����������Y���
�������������{������dpll5_m2_d4_ck�������������������������fixed-factor-clock���������������v��������N�����������Y����������������|������dpll5_m2_d8_ck�������������������������fixed-factor-clock���������������v��������N�����������Y����������������}������dpll5_m2_d16_ck������������������������fixed-factor-clock���������������v��������N�����������Y����������������~������dpll5_m2_d20_ck������������������������fixed-factor-clock���������������v��������N�����������Y����������������������usim_mux_fck@c40���������������������������ti,composite-mux-clock��������(�������!���w���x���y���z���{���|���}���~��������������������������@���������7��������������������usim_fck���������������������������ti,composite-clock��������������������������usim_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�����������������������	��������������������dpll5_ck@d04���������������������������ti,omap3-dpll-clock��������������!���!�����������
��
$��
L��
4����������������������������������������dpll5_m2_ck@d50������������������������ti,divider-clock��������������������������,��������������
P���������7�������������v������sgx_gate_fck@b00���������������������������ti,composite-gate-clock��������������)��������������������������������������������core_d3_ck�������������������������fixed-factor-clock���������������)��������N�����������Y�����������������������core_d4_ck�������������������������fixed-factor-clock���������������)��������N�����������Y�����������������������core_d6_ck�������������������������fixed-factor-clock���������������)��������N�����������Y�����������������������omap_192m_alwon_fck������������������������fixed-factor-clock���������������%��������N�����������Y�����������������������core_d2_ck�������������������������fixed-factor-clock���������������)��������N�����������Y�����������������������sgx_mux_fck@b40������������������������ti,composite-mux-clock�������� �������������������-���������������������������@��������������������sgx_fck������������������������ti,composite-clock��������������������������������������sgx_ick@b10������������������������ti,wait-gate-clock���������������A��������������������������������������������cpefuse_fck@a08������������������������ti,gate-clock����������������!�����������
���������������������������������ts_fck@a08�������������������������ti,gate-clock����������������C�����������
��������������������������������usbtll_fck@a08�������������������������ti,wait-gate-clock���������������v�����������
��������������������������������usbtll_ick@a18�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mmchs3_ick@a10�������������������������ti,omap3-interface-clock�����������������M�����������
��������������������������������mmchs3_fck@a00�������������������������ti,wait-gate-clock��������������������������
���������������������������������dss1_alwon_fck_3430es2@e00�������������������������ti,dss-gate-clock������������������������������������������������������������������������dss_ick_3430es2@e10������������������������ti,omap3-dss-interface-clock�����������������B��������������������������������������������usbhost_120m_fck@1400��������������������������ti,gate-clock����������������v��������������������������������������������usbhost_48m_fck@1400���������������������������ti,dss-gate-clock����������������3���������������������������������������������usbhost_ick@1410���������������������������ti,omap3-dss-interface-clock�����������������B�����������������������������������������������clockdomains�������core_l3_clkdm�������������ti,clockdomain��������������������������dpll3_clkdm�����������ti,clockdomain���������������������dpll1_clkdm�����������ti,clockdomain���������������������per_clkdm�������������ti,clockdomain��������h������������������������������������������������������������������������������������������������������������������emu_clkdm�������������ti,clockdomain���������������i������dpll4_clkdm�����������ti,clockdomain���������������������wkup_clkdm������������ti,clockdomain��������$����������������������������������������������dss_clkdm�������������ti,clockdomain��������������������������������������core_l4_clkdm�������������ti,clockdomain����������������������������������������������������������������������������������������������������������������������������������������������������������������������cam_clkdm�������������ti,clockdomain��������������������������iva2_clkdm������������ti,clockdomain����������������������dpll2_clkdm�����������ti,clockdomain���������������p������d2d_clkdm�������������ti,clockdomain������������������������������dpll5_clkdm�����������ti,clockdomain����������������������sgx_clkdm�������������ti,clockdomain����������������������usbhost_clkdm�������������ti,clockdomain������������������������������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������H2�����H2����������	���rev�sysc���������������������������������P��������������fck�ick����������������������+�����������������H2��������counter@0�������������ti,omap-counter32k������������������ ���������interrupt-controller@48200000�������������ti,omap3-intc��������������������������������H ������������������������target-module@48056000������������ti,sysc-omap2�ti,sysc������������H`����H`,���H`(������������rev�sysc�syss��������������#���������������������������������������������������������������L����������ick����������������������+�����������������H`�������dma-controller@0��������������ti,omap3430-sdma�ti,omap-sdma�����������������������������������
���������������������������� �����������`����������������������gpio@48310000�������������ti,omap3-gpio������������H1����������������������������gpio1������������*���������<��������L�����������������������������gpio@49050000�������������ti,omap3-gpio������������I����������������������������gpio2������������<��������L�������������������������������������������gpio@49052000�������������ti,omap3-gpio������������I ���������������������������gpio3������������<��������L�����������������������������gpio@49054000�������������ti,omap3-gpio������������I@����������������� ����������gpio4������������<��������L�����������������������������gpio@49056000�������������ti,omap3-gpio������������I`�����������������!����������gpio5������������<��������L�����������������������������gpio@49058000�������������ti,omap3-gpio������������I������������������"����������gpio6������������<��������L�����������������������������������������serial@4806a000�����������ti,omap3-uart������������H���� ���������X������H��������
������1������2��������tx�rx�������������uart1������������l�������serial@4806c000�����������ti,omap3-uart������������H�������������X������I��������
������3������4��������tx�rx�������������uart2������������l�������serial@49020000�����������ti,omap3-uart������������I�������������X������J��������
������5������6��������tx�rx�������������uart3������������l���������ldefault���������z����������i2c@48070000����������
����ti,omap3-i2c�������������H�������������������8��������
��������������������tx�rx������������������������+��������������i2c1������������ldefault���������z�����������������at24@50�����������atmel,24c02�������������������������P������twl@48��������������H�����������������������������������ti,twl4030������������������������������ldefault���������z�����������audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc���������������������bci�����������ti,twl4030-bci���������������	�����������������������������������������vac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1�����������	'����������� �������������������regulator-vdac������������ti,twl4030-vdac�����������w@����������w@������������������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1��������������:�����������0���������������������regulator-vmmc2�����������ti,twl4030-vmmc2��������������:�����������0�������regulator-vusb1v5�������������ti,twl4030-vusb1v5����������������������regulator-vusb1v8�������������ti,twl4030-vusb1v8����������������������regulator-vusb3v1�������������ti,twl4030-vusb3v1����������������������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2��������������w@����������w@������regulator-vsim������������ti,twl4030-vsim�����������w@����������-��������gpio��������������ti,twl4030-gpio����������<��������L���������������������������������������������������������������twl4030-usb�����������ti,twl4030-usb���������������
������������������������������������������������������������������������������������pwm�����������ti,twl4030-pwm����������
���������pwmled������������ti,twl4030-pwmled�����������
���������pwrbutton�������������ti,twl4030-pwrbutton�����������������������keypad������������ti,twl4030-keypad�����������������������������������(���������$��;����0��i�g��l�j�.� ������madc��������������ti,twl4030-madc����������������������H�����������������������������i2c@48072000����������
����ti,omap3-i2c�������������H ������������������9��������
��������������������tx�rx������������������������+��������������i2c2����������i2c@48060000����������
����ti,omap3-i2c�������������H�������������������=��������
��������������������tx�rx������������������������+��������������i2c3��������������������mailbox@48094000��������������ti,omap3-mailbox��������������mailbox����������H	@�������������������������Z�����������f�����������x������dsp���������������������������������������������������spi@48098000��������������ti,omap2-mcspi�����������H	������������������A���������������������+��������������mcspi1��������������������@��
������#������$������%������&������'������(������)������*������ ��tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������ldefault���������z�������ads7846@0�����������ldefault���������z��������������ti,ads7846���������������������������������������`������������������������������������������������������������������������������������������������������������������������������������������������,�
����������<������������L���������spi@4809a000��������������ti,omap2-mcspi�����������H	������������������B���������������������+��������������mcspi2�������������������� ��
������+������,������-������.��������tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������H������������������[���������������������+��������������mcspi3�������������������� ��
��������������������������������tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������H������������������0���������������������+��������������mcspi4����������������������
������F������G��������tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������H �����������������:����������hdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������H	������������������S����������mmc1�������������Z��������
������=������>��������tx�rx�����������g������������ldefault���������z������������t�����������~����������mmc@480b4000��������������ti,omap3-hsmmc�����������H@�����������������V����������mmc2������������
������/������0��������tx�rx�����������ldefault���������z������������~����������������������t�������������������mmc@480ad000��������������ti,omap3-hsmmc�����������H
������������������^����������mmc3������������
������M������N��������tx�rx���������	���disabled����������mmu@480bd400���������������������������ti,omap2-iommu�����������H�����������������������������mmu_isp�������������������������������mmu@5d000000���������������������������ti,omap2-iommu�����������]������������������������������mmu_iva�������	���disabled����������wdt@48314000����������
����ti,omap3-wdt�������������H1@�����������
����wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������H@��������������mpu�����������������;���<������
���common�tx�rx���������������������������mcbsp1����������
������������ ��������tx�rx���������������������������fck�������	���disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������H
�<���H
�@���H
�D������������rev�sysc�syss�������������������������������������������������������������������ick����������������������+�����������������H
���� ����rng@0���������
����ti,omap2-rng������������������� ��������������4���������mcbsp@49022000������������ti,omap3-mcbsp�����������I �����I������������
���mpu�sidetone��������������������>���?������������common�tx�rx�sidetone�������������������������mcbsp2�mcbsp2_sidetone����������
������!������"��������tx�rx�������������������������������fck�ick����������okay������������ldefault���������z����������������������mcbsp@49024000������������ti,omap3-mcbsp�����������I@�����I������������
���mpu�sidetone��������������������Y���Z������������common�tx�rx�sidetone��������������������������mcbsp3�mcbsp3_sidetone����������
��������������������tx�rx�������������������������������fck�ick�������	���disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������I`��������������mpu�����������������6���7������
���common�tx�rx���������������������������mcbsp4����������
��������������������tx�rx���������������������������fck��������������������	���disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������H	`��������������mpu�����������������Q���R������
���common�tx�rx���������������������������mcbsp5����������
��������������������tx�rx���������������������������fck�������	���disabled����������sham@480c3000�������������ti,omap3-sham�������������sham�������������H0����d�������������1��������
������E��������rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������H1�����H1����H1�������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+�����������������H1���������������������������timer@0�����������ti,omap3430-timer��������������������������������������������fck��������������%�����������������-������������=���C���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������I ����I ���I ������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+�����������������I �������timer@0�����������ti,omap3430-timer��������������������������������&���������timer@49034000������������ti,omap3430-timer������������I@�����������������'����������timer3��������timer@49036000������������ti,omap3430-timer������������I`�����������������(����������timer4��������timer@49038000������������ti,omap3430-timer������������I������������������)����������timer5�����������T������timer@4903a000������������ti,omap3430-timer������������I������������������*����������timer6�����������T������timer@4903c000������������ti,omap3430-timer������������I������������������+����������timer7�����������T������timer@4903e000������������ti,omap3430-timer������������I������������������,����������timer8�����������a���������T������timer@49040000������������ti,omap3430-timer������������I������������������-����������timer9�����������a������timer@48086000������������ti,omap3430-timer������������H`�����������������.����������timer10����������a������timer@48088000������������ti,omap3430-timer������������H������������������/����������timer11����������a������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������H0@����H0@���H0@������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+�����������������H0@�������timer@0�����������ti,omap3430-timer��������������������������������_������������������n���������usbhstll@48062000���������
����ti,usbhs-tll�������������H �����������������N����������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������H@��������������usb_host_hs����������������������+��������������������	��~ehci-phy����������	���ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������HD�����������������L����������������ehci@48064800���������
����ti,ehci-omap�������������HH�����������������M�����������������������gpmc@6e000000�������������ti,omap3430-gpmc��������������gpmc�������������n���������������������������
��������������rxtx�������������������������������������������������+��������������������������������<��������L��������� �����������,������������������������������������nand@0,0��������������ti,omap2-nand��������������������������������������������������������������������������������������������sw��������������������������x�������� ���x��������2������������A���x��������T���x��������g�����������u���Z������������������������Z������������������������H������������<������������x������������x�����������������������Z���������������������+������partition@0���������0xloader�����������������������partition@80000���������0uboot������������������������partition@260000������������0uboot environment�������������&�����������partition@2a0000������������0linux�������������*���@��������partition@6a0000������������0rootfs������������j��������������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115�����������6�����������������������A�����������[����������������������������������� ������������2������������A�����������T���(������������-���������������������g���-��������u������������������������������������������x��������������������u���K������������K������������������������������������������������������������������������������������������������������ldefault���������z����������������������������������������������������������usb_otg_hs@480ab000�����������ti,omap3-musb������������H
������������������\���]���������mc�dma������������usb_otg_hs����������������������	�����������	�����������ldefault���������z����������	������������	'�������������������	��	/usb2-phy������������������������	9���2������dss@48050000����������
����ti,omap3-dss�������������H��������������okay����������	����dss_core����������������������������fck����������������������+����������������������ldefault���������z��	��
���dispc@48050400������������ti,omap3-dispc�����������H�����������������������
����dss_dispc���������������������������fck�������encoder@4804fc00����������
����ti,omap3-dsi�������������H�����H�����@H����� ���������proto�phy�pll����������������������	���disabled����������	����dss_dsi1��������������������������������fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������H����������	���disabled����������	����dss_rfbi��������������������������������fck�ick�������encoder@48050c00��������������ti,omap3-venc������������H�������������okay����������	����dss_venc����������������������������fck���������	?�����port�������endpoint������������	K����������	[������������������������������ssi-controller@48058000�������
����ti,omap3-ssi��������������ssi����������okay�������������H�����H��������������sys�gdd��������������G���������gdd_mpu����������������������+���������������������������t��
�������� ����ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������H�����H��������������tx�rx����������������C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������H�����H��������������tx�rx����������������E���F���������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������H�%����$���������������������+���������������������������������������������,�����������J���������isp@480bc000����������
����ti,omap3-isp�������������H�����H����|���������������������	g����������{������l��������	n�������������������ports������������������������+�������������bandgap@48002524�������������H�%$�������������ti,omap34xx-bandgap���������	z����������������������target-module@480cb000������������ti,sysc-omap3430-sr�ti,sysc�����������smartreflex_core�������������H�$������������sysc��������������������������������������fck����������������������+�����������������H��������smartreflex@0�������������ti,omap3-smartreflex-core�����������������������������������������target-module@480c9000������������ti,sysc-omap3430-sr�ti,sysc�����������smartreflex_mpu_iva����������H�$������������sysc��������������������������������������fck����������������������+�����������������H��������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva������������������������������������������target-module@50000000������������ti,sysc-omap2�ti,sysc������������P��������������rev���������������������������fck�ick����������������������+�����������������P�����@����������opp-table�������������operating-points-v2-ti-cpu����������{�������������������opp1-125000000����������	�����sY@��������	������������������	��������������opp2-250000000����������	�����沀��������	��g8�g8�g8��������	�����������������	�������opp3-500000000����������	������e���������	��O��O��O���������	��������������opp4-550000000����������	����� �U���������	��tx�tx�tx��������	��������������opp5-600000000����������	�����#�F���������	���p��p��p��������	��������������opp6-720000000����������	�����*�T���������	���p��p��p��������	�����������������	����������thermal-zones������cpu_thermal���������	�������������	������������	�������N ��������	����������trips������cpu_alert�����������
�8���������
������������zpassive�������������������cpu_crit������������
�_���������
���������	���zcritical�������������cooling-maps�������map0������������
%����������
*�������������������������memory@80000000����������smemory������������������������leds����������
����gpio-leds�����������ldefault���������z�����ledb����������
��0cm-t3x:green������������
9���������������
��
?heartbeat������������hsusb1_power_reg��������������regulator-fixed����������hsusb1_vbus�����������2Z�����������2Z���������
U�p������������������hsusb2_power_reg��������������regulator-fixed����������hsusb2_vbus�����������2Z�����������2Z���������
U�p������������������hsusb1_phy������������usb-nop-xceiv����������������������������������
f���������������������������hsusb2_phy������������usb-nop-xceiv����������������������������������
f��������������������������ads7846-reg�����������regulator-fixed����������ads7846-reg�����������2Z�����������2Z���������������������svideo-connector��������������svideo-connector������������0tv�����port�������endpoint������������	K��������������������������sound�������������ti,omap-twl4030���������
rcm-t35����������
{��������regulator-vddvario������������regulator-fixed�������	���vddvario�������������
�������������������regulator-vdd33a��������������regulator-fixed����������vdd33a�����������
�������������������regulator-mmc2-sdio-reset�������������regulator-fixed����������regulator-mmc2-sdio-reset�������������2Z�����������2Z����������������������������
������������������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�pinctrl-names�pinctrl-0�pagesize�bci3v1-supply�io-channels�io-channel-names�ti,use-leds�ti,pullups�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�linux,keymap�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�vcc-supply�spi-max-frequency�pendown-gpio�ti,x-min�ti,x-max�ti,y-min�ti,y-max�ti,x-plate-ohms�ti,pressure-max�ti,debounce-max�ti,debounce-tol�ti,debounce-rep�wakeup-source�ti,dual-volt�pbias-supply�bus-width�vmmc-supply�non-removable�cap-power-off-card�status�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port1-mode�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-on-ns�gpmc,we-off-ns�gpmc,oe-on-ns�gpmc,oe-off-ns�gpmc,page-burst-access-ns�gpmc,access-ns�gpmc,cycle2cycle-delay-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�label�bank-width�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�gpmc,bus-turnaround-ns�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdda-supply�remote-endpoint�ti,channels�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�gpios�linux,default-trigger�startup-delay-us�reset-gpios�ti,model�ti,mcbsp�regulator-always-on�enable-active-high�