� �����r���8�������(������������ r���������������������������������!����ti,am3517-evm�ti,am3517�ti,omap3�������������������������������������+���������&���7TI AM3517 EVM (AM3517/05 TMDSEVM3517)������chosen�����������=/ocp@68000000/serial@49020000���������aliases����������I/ocp@68000000/i2c@48070000�����������N/ocp@68000000/i2c@48072000�����������S/ocp@68000000/i2c@48060000�����������X/ocp@68000000/mmc@4809c000�����������]/ocp@68000000/mmc@480b4000�����������b/ocp@68000000/mmc@480ad000�����������g/ocp@68000000/serial@4806a000������������o/ocp@68000000/serial@4806c000������������w/ocp@68000000/serial@49020000������������/ocp@68000000/serial@4809e000�������������/ocp@68000000/can@5c050000������������/display@0��������cpus�������������������������+�������cpu@0�������������arm,cortex-a8�������������cpu��������������������������������������cpu�������������������������������������������������pmu@54000000��������������arm,cortex-a8-pmu�������������T������������������������������debugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu��������������mpu�������iva������� ����ti,iva2.2�������������iva������� ����disabled�������dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus������������h������������������� ��� ���������������������+����������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus������������� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single��������������0��8���������������������+�����������������������������������(��������=�����������[������pinmux_i2c1_pins������������x�����������������������������pinmux_wl12xx_buffer_pins�����������x��&����������������������pinmux_mmc2_pins����������X��x��(����*����,����.����0����2����4�����6�����8�����:��������������������������pinmux_rtc_pins���������x�������������������������pinmux_tsc2004_pins���������x�������������������������pinmux_uart2_pins���������(��x��D����F�����H������J�����������������������������pinmux_mcbsp1_pins�������� ��x��`������b�����f�����h����������������������pinmux_mcbsp2_pins�������� ��x����������������������������������������pinmux_ethernet_pins����������P��x����������������������������������������������������������������������������pinmux_i2c2_pins������������x�����������������������������pinmux_i2c3_pins������������x�����������������������������pinmux_leds_pins������������x���$������&����������������������pinmux_mmc1_pins����������@��x�������������������������� ����"���������������������pinmux_pwm_pins���������x�����������������������pinmux_backlight_pins�����������x�����������������������pinmux_dss_dpi_pins����������x�����������������������������������������������������������������������������������������������������������������������������������������������������������������������������������������pinmux_hsusb1_rst_pins����������x���������������������������scm_conf@270��������������syscon�simple-bus���������������p��0���������������������+�����������������p��0���������������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�����������������������������������pbias_mmc_omap2430�����������pbias_mmc_omap2430������������w@����������-������������������������clocks�����������������������+�������mcbsp5_mux_fck@68��������������������������ti,composite-mux-clock�������������������������������������������h������������ ������mcbsp5_fck�������������������������ti,composite-clock������������������ �������������������mcbsp1_mux_fck@4���������������������������ti,composite-mux-clock�������������������������������������������������������������mcbsp1_fck�������������������������ti,composite-clock��������������� ����������������������mcbsp2_mux_fck@4���������������������������ti,composite-mux-clock�������������������������������������������������������������mcbsp2_fck�������������������������ti,composite-clock��������������� ����������������������mcbsp3_mux_fck@68��������������������������ti,composite-mux-clock�������������������������������h������������������mcbsp3_fck�������������������������ti,composite-clock�������������������������������������mcbsp4_mux_fck@68��������������������������ti,composite-mux-clock�������������������������������������������h������������������mcbsp4_fck�������������������������ti,composite-clock�������������������������������������emac_ick@32c���������������������������ti,am35xx-gate-clock�����������������������������,������������������������y������emac_fck@32c���������������������������ti,gate-clock����������������������������,������������ �������������������vpfe_ick@32c���������������������������ti,am35xx-gate-clock�����������������������������,������������������������z������vpfe_fck@32c���������������������������ti,gate-clock����������������������������,������������ ������hsotgusb_ick_am35xx@32c������������������������ti,am35xx-gate-clock�����������������������������,�������������������������{������hsotgusb_fck_am35xx@32c������������������������ti,gate-clock����������������������������,������������������������|������hecc_ck@32c������������������������ti,am35xx-gate-clock�����������������������������,������������������������}������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������� ����\���������������������+�����������������������������������(��������=�����������[������pinmux_wl12xx_wkup_pins���������x����������������������������������prm@48306000���������� ����ti,omap3-prm��������������H0`���@�����������������clocks�����������������������+�������virt_16_8m_ck��������������������������fixed-clock�����������Y�������������������osc_sys_ck@d40��������������������� ����ti,mux-clock�������������������������������������������� @������������������sys_ck@1270������������������������ti,divider-clock����������������������������������������������������p���������������������������sys_clkout1@d70������������������������ti,gate-clock���������������������������� p������������������dpll3_x2_ck������������������������fixed-factor-clock�����������������������&�����������1���������dpll3_m2x2_ck��������������������������fixed-factor-clock�����������������������&�����������1���������������!������dpll4_x2_ck������������������������fixed-factor-clock��������������� ��������&�����������1���������corex2_fck�������������������������fixed-factor-clock���������������!��������&�����������1���������������"������wkup_l4_ick������������������������fixed-factor-clock�����������������������&�����������1���������������Q������corex2_d3_fck��������������������������fixed-factor-clock���������������"��������&�����������1���������������r������corex2_d5_fck��������������������������fixed-factor-clock���������������"��������&�����������1���������������s���������clockdomains�������������cm@48004000�����������ti,omap3-cm�����������H�@���@����clocks�����������������������+�������dummy_apb_pclk�������������������������fixed-clock��������������������omap_32k_fck���������������������������fixed-clock��������������������������C������virt_12m_ck������������������������fixed-clock�������������������������������virt_13m_ck������������������������fixed-clock������������]@������������������virt_19200000_ck���������������������������fixed-clock����������$��������������������virt_26000000_ck���������������������������fixed-clock�������������������������������virt_38_4m_ck��������������������������fixed-clock����������I��������������������dpll4_ck@d00���������������������������ti,omap3-dpll-per-clock����������������������������� ��� �� D�� 0������������ ������dpll4_m2_ck@d48������������������������ti,divider-clock����������������� �����������?������������ H���������������������#������dpll4_m2x2_mul_ck��������������������������fixed-factor-clock���������������#��������&�����������1���������������$������dpll4_m2x2_ck@d00��������������������������ti,gate-clock����������������$������������������������ ����������;������������%������omap_96m_alwon_fck�������������������������fixed-factor-clock���������������%��������&�����������1���������������,������dpll3_ck@d00���������������������������ti,omap3-dpll-core-clock�������������������������������� ��� �� @�� 0������������������dpll3_m3_ck@1140���������������������������ti,divider-clock����������������������������������������������������@���������������������&������dpll3_m3x2_mul_ck��������������������������fixed-factor-clock���������������&��������&�����������1���������������'������dpll3_m3x2_ck@d00��������������������������ti,gate-clock����������������'������������������������ ����������;������������(������emu_core_alwon_ck��������������������������fixed-factor-clock���������������(��������&�����������1���������������e������sys_altclk�������������������������fixed-clock��������������������������1������mcbsp_clks�������������������������fixed-clock��������������������������������dpll3_m2_ck@d40������������������������ti,divider-clock���������������������������������������������������� @���������������������������core_ck������������������������fixed-factor-clock�����������������������&�����������1���������������)������dpll1_fck@940��������������������������ti,divider-clock�����������������)����������������������������������� @���������������������*������dpll1_ck@904���������������������������ti,omap3-dpll-clock�����������������*������������ �� $�� @�� 4������������������dpll1_x2_ck������������������������fixed-factor-clock�����������������������&�����������1���������������+������dpll1_x2m2_ck@944��������������������������ti,divider-clock�����������������+����������������������� D���������������������?������cm_96m_fck�������������������������fixed-factor-clock���������������,��������&�����������1���������������-������omap_96m_fck@d40����������������������� ����ti,mux-clock�����������������-��������������������������� @������������H������dpll4_m3_ck@e40������������������������ti,divider-clock����������������� ����������������������� ������������@���������������������.������dpll4_m3x2_mul_ck��������������������������fixed-factor-clock���������������.��������&�����������1���������������/������dpll4_m3x2_ck@d00��������������������������ti,gate-clock����������������/������������������������ ����������;������������0������omap_54m_fck@d40����������������������� ����ti,mux-clock�����������������0���1������������������������ @������������;������cm_96m_d2_fck��������������������������fixed-factor-clock���������������-��������&�����������1���������������2������omap_48m_fck@d40����������������������� ����ti,mux-clock�����������������2���1������������������������ @������������3������omap_12m_fck���������������������������fixed-factor-clock���������������3��������&�����������1���������������J������dpll4_m4_ck@e40������������������������ti,divider-clock����������������� �����������������������@���������������������4������dpll4_m4x2_mul_ck��������������������������ti,fixed-factor-clock����������������4��������Q�����������_������������l������������5������dpll4_m4x2_ck@d00��������������������������ti,gate-clock����������������5������������������������ ����������;���������l������������w������dpll4_m5_ck@f40������������������������ti,divider-clock����������������� �����������?������������@���������������������6������dpll4_m5x2_mul_ck��������������������������ti,fixed-factor-clock����������������6��������Q�����������_������������l������������7������dpll4_m5x2_ck@d00��������������������������ti,gate-clock����������������7������������������������ ����������;���������l������dpll4_m6_ck@1140���������������������������ti,divider-clock����������������� �����������������������?������������@���������������������8������dpll4_m6x2_mul_ck��������������������������fixed-factor-clock���������������8��������&�����������1���������������9������dpll4_m6x2_ck@d00��������������������������ti,gate-clock����������������9������������������������ ����������;������������:������emu_per_alwon_ck���������������������������fixed-factor-clock���������������:��������&�����������1���������������f������clkout2_src_gate_ck@d70�������������������� ����ti,composite-no-wait-gate-clock��������������)������������������������ p������������<������clkout2_src_mux_ck@d70�������������������������ti,composite-mux-clock���������������)������-���;������������ p������������=������clkout2_src_ck�������������������������ti,composite-clock���������������<���=������������>������sys_clkout2@d70������������������������ti,divider-clock�����������������>�����������������������@������������ p���������������mpu_ck�������������������������fixed-factor-clock���������������?��������&�����������1���������������@������arm_fck@924������������������������ti,divider-clock�����������������@������������ $�����������������emu_mpu_alwon_ck���������������������������fixed-factor-clock���������������@��������&�����������1���������������g������l3_ick@a40�������������������������ti,divider-clock�����������������)����������������������� @���������������������A������l4_ick@a40�������������������������ti,divider-clock�����������������A����������������������������������� @���������������������B������rm_ick@c40�������������������������ti,divider-clock�����������������B�����������������������������������@���������������gpt10_gate_fck@a00�������������������������ti,composite-gate-clock�������������������������������������� �������������D������gpt10_mux_fck@a40��������������������������ti,composite-mux-clock���������������C��������������������������� @������������E������gpt10_fck��������������������������ti,composite-clock���������������D���E������gpt11_gate_fck@a00�������������������������ti,composite-gate-clock�������������������������������������� �������������F������gpt11_mux_fck@a40��������������������������ti,composite-mux-clock���������������C��������������������������� @������������G������gpt11_fck��������������������������ti,composite-clock���������������F���G������core_96m_fck���������������������������fixed-factor-clock���������������H��������&�����������1���������������������mmchs2_fck@a00�������������������������ti,wait-gate-clock��������������������������� ��������������������������������mmchs1_fck@a00�������������������������ti,wait-gate-clock��������������������������� ��������������������������������i2c3_fck@a00���������������������������ti,wait-gate-clock��������������������������� ��������������������������������i2c2_fck@a00���������������������������ti,wait-gate-clock��������������������������� ��������������������������������i2c1_fck@a00���������������������������ti,wait-gate-clock��������������������������� ��������������������������������mcbsp5_gate_fck@a00������������������������ti,composite-gate-clock�������������������������� ������������ �������������������mcbsp1_gate_fck@a00������������������������ti,composite-gate-clock�������������������������� ������������ ������������� ������core_48m_fck���������������������������fixed-factor-clock���������������3��������&�����������1���������������I������mcspi4_fck@a00�������������������������ti,wait-gate-clock���������������I������������ ��������������������������������mcspi3_fck@a00�������������������������ti,wait-gate-clock���������������I������������ ��������������������������������mcspi2_fck@a00�������������������������ti,wait-gate-clock���������������I������������ ��������������������������������mcspi1_fck@a00�������������������������ti,wait-gate-clock���������������I������������ ��������������������������������uart2_fck@a00��������������������������ti,wait-gate-clock���������������I������������ ��������������������������������uart1_fck@a00��������������������������ti,wait-gate-clock���������������I������������ ������������� �������������������core_12m_fck���������������������������fixed-factor-clock���������������J��������&�����������1���������������K������hdq_fck@a00������������������������ti,wait-gate-clock���������������K������������ ��������������������������������core_l3_ick������������������������fixed-factor-clock���������������A��������&�����������1���������������L������sdrc_ick@a10���������������������������ti,wait-gate-clock���������������L������������ ������������������������x������gpmc_fck���������������������������fixed-factor-clock���������������L��������&�����������1���������core_l4_ick������������������������fixed-factor-clock���������������B��������&�����������1���������������M������mmchs2_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mmchs1_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������hdq_ick@a10������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mcspi4_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mcspi3_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mcspi2_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mcspi1_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������i2c3_ick@a10���������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������i2c2_ick@a10���������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������i2c1_ick@a10���������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������uart2_ick@a10��������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������uart1_ick@a10��������������������������ti,omap3-interface-clock�����������������M������������ ������������ �������������������gpt11_ick@a10��������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������gpt10_ick@a10��������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mcbsp5_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ ������������ �������������������mcbsp1_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ ������������ �������������������omapctrl_ick@a10���������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������dss_tv_fck@e00�������������������������ti,gate-clock����������������;��������������������������������������������dss_96m_fck@e00������������������������ti,gate-clock����������������H��������������������������������������������dss2_alwon_fck@e00�������������������������ti,gate-clock������������������������������������������������������������dummy_ck���������������������������fixed-clock��������������������gpt1_gate_fck@c00��������������������������ti,composite-gate-clock����������������������������������������������������N������gpt1_mux_fck@c40���������������������������ti,composite-mux-clock���������������C���������������@������������O������gpt1_fck���������������������������ti,composite-clock���������������N���O�������������������aes2_ick@a10���������������������������ti,omap3-interface-clock�����������������M������������������������ �������������������wkup_32k_fck���������������������������fixed-factor-clock���������������C��������&�����������1���������������P������gpio1_dbck@c00�������������������������ti,gate-clock����������������P��������������������������������������������sha12_ick@a10��������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������wdt2_fck@c00���������������������������ti,wait-gate-clock���������������P��������������������������������������������wdt2_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������wdt1_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpio1_ick@c10��������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������omap_32ksync_ick@c10���������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpt12_ick@c10��������������������������ti,omap3-interface-clock�����������������Q�������������������������������������������gpt1_ick@c10���������������������������ti,omap3-interface-clock�����������������Q��������������������������������������������per_96m_fck������������������������fixed-factor-clock���������������,��������&�����������1���������������������per_48m_fck������������������������fixed-factor-clock���������������3��������&�����������1���������������R������uart3_fck@1000�������������������������ti,wait-gate-clock���������������R�������������������������������������~������gpt2_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������S������gpt2_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������@������������T������gpt2_fck���������������������������ti,composite-clock���������������S���T�������������������gpt3_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������U������gpt3_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������V������gpt3_fck���������������������������ti,composite-clock���������������U���V������gpt4_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������W������gpt4_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������X������gpt4_fck���������������������������ti,composite-clock���������������W���X������gpt5_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������Y������gpt5_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������Z������gpt5_fck���������������������������ti,composite-clock���������������Y���Z������gpt6_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������[������gpt6_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������\������gpt6_fck���������������������������ti,composite-clock���������������[���\������gpt7_gate_fck@1000�������������������������ti,composite-gate-clock���������������������������������������������������]������gpt7_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������^������gpt7_fck���������������������������ti,composite-clock���������������]���^������gpt8_gate_fck@1000�������������������������ti,composite-gate-clock�������������������������� �������������������������_������gpt8_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������`������gpt8_fck���������������������������ti,composite-clock���������������_���`������gpt9_gate_fck@1000�������������������������ti,composite-gate-clock�������������������������� �������������������������a������gpt9_mux_fck@1040��������������������������ti,composite-mux-clock���������������C���������������������������@������������b������gpt9_fck���������������������������ti,composite-clock���������������a���b������per_32k_alwon_fck��������������������������fixed-factor-clock���������������C��������&�����������1���������������c������gpio6_dbck@1000������������������������ti,gate-clock����������������c�������������������������������������������gpio5_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio4_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio3_dbck@1000������������������������ti,gate-clock����������������c��������������������������������������������gpio2_dbck@1000������������������������ti,gate-clock����������������c������������������������� �������������������wdt3_fck@1000��������������������������ti,wait-gate-clock���������������c��������������������������������������������per_l4_ick�������������������������fixed-factor-clock���������������B��������&�����������1���������������d������gpio6_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio5_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio4_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio3_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpio2_ick@1010�������������������������ti,omap3-interface-clock�����������������d������������������������ �������������������wdt3_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������uart3_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������uart4_ick@1010�������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt9_ick@1010��������������������������ti,omap3-interface-clock�����������������d������������������������ �������������������gpt8_ick@1010��������������������������ti,omap3-interface-clock�����������������d������������������������ �������������������gpt7_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt6_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt5_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt4_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt3_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������gpt2_ick@1010��������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp2_ick@1010������������������������ti,omap3-interface-clock�����������������d��������������������������������������������mcbsp3_ick@1010������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp4_ick@1010������������������������ti,omap3-interface-clock�����������������d�������������������������������������������mcbsp2_gate_fck@1000���������������������������ti,composite-gate-clock���������������������������������������������������� ������mcbsp3_gate_fck@1000���������������������������ti,composite-gate-clock���������������������������������������������������������mcbsp4_gate_fck@1000���������������������������ti,composite-gate-clock���������������������������������������������������������emu_src_mux_ck@1140�������������������� ����ti,mux-clock��������������������e���f���g������������@������������h������emu_src_ck�������������������������ti,clkdm-gate-clock��������������h������������i������pclk_fck@1140��������������������������ti,divider-clock�����������������i�����������������������������������@���������������pclkx2_fck@1140������������������������ti,divider-clock�����������������i�����������������������������������@���������������atclk_fck@1140�������������������������ti,divider-clock�����������������i�����������������������������������@���������������traceclk_src_fck@1140���������������������� ����ti,mux-clock��������������������e���f���g������������������������@������������j������traceclk_fck@1140��������������������������ti,divider-clock�����������������j�����������������������������������@���������������secure_32k_fck�������������������������fixed-clock��������������������������k������gpt12_fck��������������������������fixed-factor-clock���������������k��������&�����������1����������������������wdt1_fck���������������������������fixed-factor-clock���������������k��������&�����������1���������ipss_ick@a10���������������������������ti,am35xx-interface-clock����������������L������������ ������������������������������rmii_ck������������������������fixed-clock�������������������������������pclk_ck������������������������fixed-clock�������������������������������uart4_ick_am35xx@a10���������������������������ti,omap3-interface-clock�����������������M������������ ������������������uart4_fck_am35xx@a00���������������������������ti,wait-gate-clock���������������I������������ �������������������dpll5_ck@d04���������������������������ti,omap3-dpll-clock����������������������������� �� $�� L�� 4��������������������������������l������dpll5_m2_ck@d50������������������������ti,divider-clock�����������������l����������������������� P���������������������v������sgx_gate_fck@b00���������������������������ti,composite-gate-clock��������������)�������������������������������������t������core_d3_ck�������������������������fixed-factor-clock���������������)��������&�����������1���������������m������core_d4_ck�������������������������fixed-factor-clock���������������)��������&�����������1���������������n������core_d6_ck�������������������������fixed-factor-clock���������������)��������&�����������1���������������o������omap_192m_alwon_fck������������������������fixed-factor-clock���������������%��������&�����������1���������������p������core_d2_ck�������������������������fixed-factor-clock���������������)��������&�����������1���������������q������sgx_mux_fck@b40������������������������ti,composite-mux-clock�������� �������m���n���o���-���p���q���r���s������������@������������u������sgx_fck������������������������ti,composite-clock���������������t���u�������������������sgx_ick@b10������������������������ti,wait-gate-clock���������������A��������������������������������������������cpefuse_fck@a08������������������������ti,gate-clock���������������������������� ��������������������������������ts_fck@a08�������������������������ti,gate-clock����������������C������������ �������������������������������usbtll_fck@a08�������������������������ti,wait-gate-clock���������������v������������ �������������������������������usbtll_ick@a18�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mmchs3_ick@a10�������������������������ti,omap3-interface-clock�����������������M������������ �������������������������������mmchs3_fck@a00�������������������������ti,wait-gate-clock��������������������������� ��������������������������������dss1_alwon_fck_3430es2@e00�������������������������ti,dss-gate-clock����������������w�����������������������������������l�������������������dss_ick_3430es2@e10������������������������ti,omap3-dss-interface-clock�����������������B��������������������������������������������usbhost_120m_fck@1400��������������������������ti,gate-clock����������������v��������������������������������������������usbhost_48m_fck@1400���������������������������ti,dss-gate-clock����������������3���������������������������������������������usbhost_ick@1410���������������������������ti,omap3-dss-interface-clock�����������������B�����������������������������������������������clockdomains�������core_l3_clkdm�������������ti,clockdomain���������������x������y���z���{���|���}������dpll3_clkdm�����������ti,clockdomain���������������������dpll1_clkdm�����������ti,clockdomain���������������������per_clkdm�������������ti,clockdomain��������h�������~���������������������������������������������������������������������������������������������������������emu_clkdm�������������ti,clockdomain���������������i������dpll4_clkdm�����������ti,clockdomain��������������� ������wkup_clkdm������������ti,clockdomain�������� ������������������������������������������dss_clkdm�������������ti,clockdomain��������������������������������������core_l4_clkdm�������������ti,clockdomain�����������������������������������������������������������������������������������������������������������������������������������������������������������������������dpll5_clkdm�����������ti,clockdomain���������������l������sgx_clkdm�������������ti,clockdomain����������������������usbhost_clkdm�������������ti,clockdomain������������������������������������target-module@48320000������������ti,sysc-omap2�ti,sysc�������������H2�����H2���������� ���rev�sysc���������������������������������P��������������fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k������������������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������(���������������������H �����������������������target-module@48056000������������ti,sysc-omap2�ti,sysc�������������H`����H`,���H`(������������rev�sysc�syss��������������#���������������������������������������������������������������L����������ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3430-sdma�ti,omap-sdma������������������������������������ ������������������������������ �����������`����������������������gpio@48310000�������������ti,omap3-gpio�������������H1����������������������������gpio1���������������������&��������6������������(������������������������������gpio@49050000�������������ti,omap3-gpio�������������I����������������������������gpio2������������&��������6������������(������������������������������gpio@49052000�������������ti,omap3-gpio�������������I ���������������������������gpio3������������&��������6������������(������������������������������gpio@49054000�������������ti,omap3-gpio�������������I@����������������� ����������gpio4������������&��������6������������(������������������������������gpio@49056000�������������ti,omap3-gpio�������������I`�����������������!����������gpio5������������&��������6������������(������������������������������gpio@49058000�������������ti,omap3-gpio�������������I������������������"����������gpio6������������&��������6������������(������������������������������serial@4806a000�����������ti,omap3-uart�������������H���� ���������B������H��������V�������1�������2��������[tx�rx�������������uart1�������������l�������serial@4806c000�����������ti,omap3-uart�������������H�������������B������I��������V�������3�������4��������[tx�rx�������������uart2�������������l���������edefault���������s�������bluetooth��������� ����ti,wl1271-st������������}���������������������-�����������serial@49020000�����������ti,omap3-uart�������������I�������������B������J��������V�������5�������6��������[tx�rx�������������uart3�������������l�������i2c@48070000���������� ����ti,omap3-i2c��������������H�������������������8��������V����������������������[tx�rx������������������������+��������������i2c1������������edefault���������s������������������s35390a@30������������sii,s35390a��������������0��������edefault���������s������������B����������������tps65023@48�����������ti,tps65023��������������H���regulators�����VDCDC1�������� ���vdd_core������������������������O�����������O�������������������VDCDC2�����������vdd_io����������������������2Z�����������2Z��������������������VDCDC3�����������vdd_1v8���������������������w@����������w@�������������������LDO1���������� ���vdd_usb18�����������������������w@����������w@������LDO2���������� ���vdd_usb33�����������������������2Z�����������2Z�������������tsc2004@4b������������ti,tsc2004���������������K���������������������edefault���������s������������B���������������������������������������������������������������������������������������2����������B��@���������i2c@48072000���������� ����ti,omap3-i2c��������������H ������������������9��������V����������������������[tx�rx������������������������+��������������i2c2������������edefault���������s������������������codec@1a��������������ti,tlv320aic23�����������������������]��������������okay�����������������������codec@1b��������������ti,tlv320aic23�����������������������]��������������okay�����������������������gpio@21�����������ti,tca6416���������������!���������&��������6�����������n��������������������������i2c@48060000���������� ����ti,omap3-i2c��������������H�������������������=��������V����������������������[tx�rx������������������������+��������������i2c3������������edefault���������s������������������codec@1a��������������ti,tlv320aic23�����������������������]��������������okay����������gpio@20�����������ti,tca6416��������������� ���������&��������6�����������n�����������������������gpio@21�����������ti,tca6416���������������!���������&��������6�����������n����������tvp5146@5c�������� ����ti,tvp5146m2�����������������\���������mailbox@48094000��������������ti,omap3-mailbox��������������mailbox�����������H @�������������������������y��������������������������������� ����disabled�������dsp���������������������������������������������������spi@48098000��������������ti,omap2-mcspi������������H ������������������A���������������������+��������������mcspi1��������������������@��V�������#�������$�������%�������&�������'�������(�������)�������*������ ��[tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi������������H ������������������B���������������������+��������������mcspi2�������������������� ��V�������+�������,�������-�������.��������[tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi������������H������������������[���������������������+��������������mcspi3�������������������� ��V������������������������������������[tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi������������H������������������0���������������������+��������������mcspi4����������������������V�������F�������G��������[tx0�rx0�������1w@480b2000�����������ti,omap3-1w�����������H �����������������:����������hdq1w���������mmc@4809c000��������������ti,omap3-hsmmc������������H ������������������S����������mmc1����������������������V�������=�������>��������[tx�rx��������������������������okay������������edefault���������s�������������������������������������������������������������������������mmc@480b4000��������������ti,omap3-hsmmc������������H@�����������������V����������mmc2������������V�������/�������0��������[tx�rx�����������B������V����������okay������������edefault���������s��������������������������������������������������������������������+�������wlcore@2���������� ����ti,wl1271������������������������������������������ �����������0�����������D������������mmc@480ad000��������������ti,omap3-hsmmc������������H ������������������^����������mmc3������������V�������M�������N��������[tx�rx��������� ����disabled����������mmu@480bd400������������Y��������������ti,omap2-iommu������������H�����������������������������mmu_isp���������f��������� ����disabled����������mmu@5d000000������������Y��������������ti,omap2-iommu������������]������������������������������mmu_iva������� ����disabled����������wdt@48314000���������� ����ti,omap3-wdt��������������H1@����������� ����wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp������������H@��������������mpu�����������������;���<������ ��vcommon�tx�rx���������������������������mcbsp1����������V�������������� ��������[tx�rx���������������������������fck�����������okay������������]������������edefault���������s�����������������������target-module@480a0000������������ti,sysc-omap2�ti,sysc�������������H �<���H �@���H �D������������rev�sysc�syss�����������������������������������������������������ick����������������������+���������������H ���� ������� ����disabled�������rng@0��������� ����ti,omap2-rng�������������������� ��������������4���������mcbsp@49022000������������ti,omap3-mcbsp������������I �����I������������ ���mpu�sidetone��������������������>���?�����������vcommon�tx�rx�sidetone�������������������������mcbsp2�mcbsp2_sidetone����������V�������!�������"��������[tx�rx�������������������������������fck�ick�����������okay������������]������������edefault���������s�����������������������mcbsp@49024000������������ti,omap3-mcbsp������������I@�����I������������ ���mpu�sidetone��������������������Y���Z�����������vcommon�tx�rx�sidetone��������������������������mcbsp3�mcbsp3_sidetone����������V����������������������[tx�rx�������������������������������fck�ick������� ����disabled����������mcbsp@49026000������������ti,omap3-mcbsp������������I`��������������mpu�����������������6���7������ ��vcommon�tx�rx���������������������������mcbsp4����������V����������������������[tx�rx���������������������������fck���������]���������� ����disabled����������mcbsp@48096000������������ti,omap3-mcbsp������������H `��������������mpu�����������������Q���R������ ��vcommon�tx�rx���������������������������mcbsp5����������V����������������������[tx�rx���������������������������fck������� ����disabled����������sham@480c3000�������������ti,omap3-sham�������������sham��������������H0����d�������������1��������V�������E��������[rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc�����������H1�����H1����H1�������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+���������������H1����������������������������timer@0�����������ti,omap3430-timer���������������������������������������������fck��������������%��������������������������������������������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc�����������I ����I ���I ������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+���������������I ���������������������������timer@0�����������ti,omap3430-timer���������������������������������&����������������������������������timer@49034000������������ti,omap3430-timer�������������I@�����������������'����������timer3��������timer@49036000������������ti,omap3430-timer�������������I`�����������������(����������timer4��������timer@49038000������������ti,omap3430-timer�������������I������������������)����������timer5������������������timer@4903a000������������ti,omap3430-timer�������������I������������������*����������timer6������������������timer@4903c000������������ti,omap3430-timer�������������I������������������+����������timer7������������������timer@4903e000������������ti,omap3430-timer�������������I������������������,����������timer8����������������������������timer@49040000������������ti,omap3430-timer�������������I������������������-����������timer9������������������timer@48086000������������ti,omap3430-timer�������������H`�����������������.����������timer10�����������������timer@48088000������������ti,omap3430-timer�������������H������������������/����������timer11����������������������������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc�����������H0@����H0@���H0@������������rev�sysc�syss��������������'�����������������������������������������������������������fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer���������������������������������_����������������������������usbhstll@48062000��������� ����ti,usbhs-tll��������������H �����������������N����������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host�������������H@��������������usb_host_hs����������������������+��������������������edefault���������s���������� ��ehci-phy�������ohci@48064400�������������ti,ohci-omap3�������������HD�����������������L���������������ehci@48064800��������� ����ti,ehci-omap��������������HH�����������������M��������7�������������gpmc@6e000000�������������ti,omap3430-gpmc��������������gpmc��������������n���������������������������V���������������[rxtx������������<�����������H������������������������+������������(��������������������&��������6�������������������0���������nand@0,0��������������ti,omap2-nand�����������Zmicron,mt29f4g16abchch�������������������������������i�����������xbch8������������������������������������������,������������,������������������������"������������,������������(�����������6�����������@��������-���R��������>���R��������O���(��������a������������y������������������������+������������usb_otg_hs@480ab000�����������ti,omap3-musb�������������H ������������������\���]��������vmc�dma������������usb_otg_hs�������������������������������������������� ����disabled����������dss@48050000���������� ����ti,omap3-dss��������������H���������������okay���������� ����dss_core����������������������������fck����������������������+��������������������edefault���������s���������������������������������dispc@48050400������������ti,omap3-dispc������������H����������������������� ����dss_dispc���������������������������fck�������encoder@4804fc00���������� ����ti,omap3-dsi��������������H�����H�����@H����� ���������proto�phy�pll���������������������� ����disabled���������� ����dss_dsi1��������������������������������fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi�������������H���������� ����disabled���������� ����dss_rfbi��������������������������������fck�ick�������encoder@48050c00��������������ti,omap3-venc�������������H���������� ����disabled���������� ����dss_venc����������������������������fck�������port�������endpoint�����������������������������������������������������ssi-controller@48058000������� ����ti,omap3-ssi��������������ssi������� ����disabled��������������H�����H��������������sys�gdd��������������G��������vgdd_mpu����������������������+���������������ssi-port@4805a000�������������ti,omap3-ssi-port�������������H�����H��������������tx�rx����������������C���D������ssi-port@4805b000�������������ti,omap3-ssi-port�������������H�����H��������������tx�rx����������������E���F���������am35x_otg_hs@5c040000�������������ti,omap3-musb��������� ����am35x_otg_hs���������� ����disabled��������������\������������������G��������vmc��������ethernet@5c000000�������������ti,am3517-emac�������� ����davinci_emac��������������okay��������������\�������������������C���D���E���F��������������������������������������������������������9�� ���������R�����������e���������������������y����������ick���������edefault���������s����������mdio@5c030000�������������ti,davinci_mdio������� ����davinci_mdio��������������okay��������������\�������������w�B@���������������������+����������������������������fck�������serial@4809e000�����������ti,omap3-uart�������������uart4��������� ����disabled��������������H ������������������T��������V�������7�������6��������[tx�rx�������������l�������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single�����������H�%����$���������������������+�����������������������������������(��������=�����������[������pinmux_hsusb1_pins��������`��x������������������������������������������������������������� ������������������������can@5c050000��������������ti,am3517-hecc�������� ����disabled��������������\������\0����\ �������������hecc�hecc-ram�mbx�����������������������������}������target-module@50000000������������ti,sysc-omap2�ti,sysc�������������P��������������rev�����������������������������fck�ick����������������������+���������������P�����@����������opp-table�������������operating-points-v2-ti-cpu�����������������������������opp50-300000000��������������������������O����������������������������������opp100-600000000�����������������#�F�����������O���������������������������wl12xx_buf������������regulator-fixed����������wl1271_buf������������w@����������w@��������edefault���������s�����������������������������������������������������������������wl12xx_vmmc2��������������regulator-fixed����������vwl1271�����������w@����������w@��������edefault���������s����������������������������������p����������������������������������������������������codec1������������simple-audio-card������������tlv320aic23-hifi����������-���Microphone�Mic In�Line�Line In�Line�Line Out����������I�� Line Out�LOUT�Line Out�ROUT�LLINEIN�Line In�RLINEIN�Line In�MICIN�Mic In������������ 1i2s��������� J������������ l�������simple-audio-card,cpu����������� �����������simple-audio-card,codec��������� ������������� ��������������������������codec2������������simple-audio-card������������tlv320aic23-hifi����������-���Microphone�Mic In�Line�Line In�Line�Line Out����������I�� Line Out�LOUT�Line Out�ROUT�LLINEIN�Line In�RLINEIN�Line In�MICIN�Mic In������������ 1i2s��������� J������������ l�������simple-audio-card,cpu����������� �����������simple-audio-card,codec��������� ������������� ��������������������������expander-keys�������������gpio-keys-polled������������ ����d���record���������� �Record���������������������������play������������ �Play������������ ������������������������������Stop������������ �Stop������������ ��������������������� ���������fwd��������� �FWD��������� ������������������������������rwd��������� �RWD��������� ������������������������������shift����������� �Shift����������� ����*���������������� ���������Mode������������ �Mode������������ ���<���������������� ���������Menu������������ �Menu������������ ������������������������������Up���������� �Up���������� ����g�������������������������Down������������ �Down������������ ����l����������������������������memory@80000000�����������memory�������������������������vmmc��������������regulator-fixed����������vmmc_fixed������������2Z�����������2Z��������������������gpio-keys�������������gpio-keys-polled������������ ����d���user_pb��������� �User Push Button������������ �����������������������������user_sw_1����������� �User Switch 1����������� ����������������������������user_sw_2����������� �User Switch 2����������� ������������������� ���������user_sw_3����������� �User Switch 3����������� ������������������� ���������user_sw_4����������� �User Switch 4����������� ����������������������������user_sw_5����������� �User Switch 5����������� ����������������������������user_sw_6����������� �User Switch 6����������� ������������������� ���������user_sw_7����������� �User Switch 7����������� ����������������������������user_sw_8����������� �User Switch 8����������� �������������������������������gpio-leds��������� ����gpio-leds�����������edefault���������s�������user_led_1���������� �am3517evm:green:user_led_1����������������������������� �on��������user_led_2���������� �am3517evm:green:user_led_2����������������������������� �on��������user_led_3���������� �am3517evm:green:user_led_3������������������������������ �mmc0����������user_led_4���������� �am3517evm:green:user_led_4���������������������������� �� �heartbeat������������display@0�������������newhaven,nhd-4.3-480272ef-atxl���������� �15���������� �������������}�������������������n�������port�������endpoint�����������������������������������������backlight�������������pwm-backlight�����������edefault��������� �������������s���������� �������LK@����������,�� ������� ���������(���2���<���F���P���Z���d�������� �����������}������������������������������dmtimer-pwm@11������������ti,omap-dmtimer-pwm���������edefault���������s���������� 6���������� @����������� K��������������������hsusb1_phy����������edefault���������s������������usb-nop-xceiv����������� [������������������ g�������������������������� compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�can�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�cpu0-supply�interrupts�ti,hwmods�status�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�phandle�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�reg-names�ti,sysc-sidle�ti,sysc-mask�ti,sysc-midle�ti,syss-mask�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�dmas�dma-names�pinctrl-names�pinctrl-0�enable-gpios�max-speed�regulator-always-on�vio-supply�touchscreen-fuzz-x�touchscreen-fuzz-y�touchscreen-fuzz-pressure�touchscreen-size-x�touchscreen-size-y�touchscreen-max-pressure�ti,x-plate-ohms�ti,esd-recovery-timeout-ms�#sound-dai-cells�vcc-supply�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�wp-gpios�cd-gpios�non-removable�cap-power-off-card�ref-clock-frequency�tcxo-clock-frequency�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port1-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,device-width�multipoint�num-eps�ram-bits�vdds_dsi-supply�vdda_video-supply�remote-endpoint�data-lines�ti,davinci-ctrl-reg-offset�ti,davinci-ctrl-mod-reg-offset�ti,davinci-ctrl-ram-offset�ti,davinci-ctrl-ram-size�ti,davinci-rmii-en�local-mac-address�bus_freq�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�gpio�vin-supply�startup-delay-us�enable-active-high�simple-audio-card,name�simple-audio-card,widgets�simple-audio-card,routing�simple-audio-card,format�simple-audio-card,bitclock-master�simple-audio-card,frame-master�sound-dai�system-clock-frequency�poll-interval�label�linux,code�default-state�linux,default-trigger�backlight�power-supply�pwms�brightness-levels�default-brightness-level�ti,timers�#pwm-cells�ti,clock-source�reset-gpios�#phy-cells�