� ����)����8��&����(��������������&�������������������������������������������������������%���xlnx,zynq-zc770-xm013�xlnx,zynq-7000�������������&Xilinx ZC770 XM013 board�������cpus���������������������������������cpu@0������������arm,cortex-a9������������,cpu����������8�������������<���������������C������������Q������������]� ,+�B@��B@���������n���������cpu@1������������arm,cortex-a9������������,cpu����������8������������<���������������n������������fpga-full������������fpga-region����������v��������������������������������������������pmu@f8891000�������������arm,cortex-a9-pmu�������������������������������������������������������8��������0����������fixedregulator�����������regulator-fixed�����������VCCPINT������������B@�����������B@�������������������������������n���������replicator�������� ���arm,coresight-static-replicator����������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������out-ports��������������������������������port@0�����������8�������endpoint������������������������n������������port@1�����������8������endpoint������������������������n��� ������������in-ports�������port�������endpoint������������������������n������������������axi����������simple-bus�����������������������������������������������������adc@f8007100�������������xlnx,zynq-xadc-1.00.a������������8��q���� ������������������������������������������<������������can@e0008000�������������xlnx,zynq-can-1.0��������� ��#disabled�������������<������������$������ ��can_clk�pclk�������������8������������������������������������������������*���@��������8���@������can@e0009000�������������xlnx,zynq-can-1.0�����������#okay�������������<������������%������ ��can_clk�pclk�������������8������������������������3������������������������*���@��������8���@������gpio@e000a000������������xlnx,zynq-gpio-1.0����������F������������<������*���������R���������b��������w���������������������������������������������8�������������i2c@e0004000�������������cdns,i2c-r1p10�������� ��#disabled�������������<������&������������������������������������������8��@������������������������������������i2c@e0005000�������������cdns,i2c-r1p10����������#okay�������������<������'������������������������������0������������8��P��������������������������������������������clock-generator@55��������������������� ���silabs,si570����������������2���������8���U��������� P/������������ ���������interrupt-controller@f8f01000������������arm,cortex-a9-gic�����������w������������b���������8���������������������n���������cache-controller@f8f02000������������arm,pl310-cache����������8�� ����������������������������������������������������������������������������������������memory-controller@f8006000�����������xlnx,zynq-ddrc-a05�����������8��`����������serial@e0000000����������xlnx,xuartps�cdns,uart-r1p8���������#okay�������������<������������(��������uart_clk�pclk������������8���������������������������������serial@e0001000����������xlnx,xuartps�cdns,uart-r1p8������� ��#disabled�������������<������������)��������uart_clk�pclk������������8�����������������������2���������spi@e0006000�������������xlnx,zynq-spi-r1p6�����������8��`������������#okay����������������������������������������������<������������"������ ��ref_clk�pclk������������������������������������������������� �������eeprom@2�������������atmel,at25�����������8������������B@��������*�� ���������/�����������=��� ���������spi@e0007000�������������xlnx,zynq-spi-r1p6�����������8��p���������� ��#disabled����������������������������������1������������<������������#������ ��ref_clk�pclk������������������������������������ethernet@e000b000������������cdns,zynq-gem�cdns,gem�����������8������������� ��#disabled���������������������������������<������������������ ��������pclk�hclk�tx_clk������������������������������������ethernet@e000c000������������cdns,zynq-gem�cdns,gem�����������8���������������#okay���������������������-������������<��������������������������pclk�hclk�tx_clk������������������������������������ ��Frgmii-id������������O������ethernet-phy@7�����������8��������� ���,ethernet-phy�������������n������������memory-controller@e000e000��������!���arm,pl353-smc-r2p1�arm,primecell�������������8������������� ��#disabled������������memclk�apb_pclk����������<������������,������0��������������������������������������������������������������������������nand-controller@0,0����������arm,pl353-nand-r2p1����������8����������������� ��#disabled���������������������������������������mmc@e0100000�������������arasan,sdhci-8.9a��������� ��#disabled������������clk_xin�clk_ahb����������<������������ ������������������������������������������8������������mmc@e0101000�������������arasan,sdhci-8.9a��������� ��#disabled������������clk_xin�clk_ahb����������<������������!������������������������������/������������8�����������slcr@f8000000����������������������������������!���xlnx,zynq-slcr�syscon�simple-mfd�������������8��������������������������n��� ���clkc@100�������������������������xlnx,ps7-clkc�����������Z���������j��farmpll�ddrpll�iopll�cpu_6or4x�cpu_3or2x�cpu_2x�cpu_1x�ddr2x�ddr3x�dci�lqspi�smc�pcap�gem0�gem1�fclk0�fclk1�fclk2�fclk3�can0�can1�sdio0�sdio1�uart0�uart1�spi0�spi1�dma�usb0_aper�usb1_aper�gem0_aper�gem1_aper�sdio0_aper�sdio1_aper�spi0_aper�spi1_aper�can0_aper�can1_aper�i2c0_aper�i2c1_aper�uart0_aper�uart1_aper�gpio_aper�lqspi_aper�smc_aper�swdt�dbg_trc�dbg_apb������������8���������������n���������rstc@200�������������xlnx,zynq-reset����������8������H��������y��������������� ������pinctrl@700����������xlnx,pinctrl-zynq������������8������������������ ���������dmac@f8003000������������arm,pl330�arm,primecell����������8��0�����������������������.���abort�dma0�dma1�dma2�dma3�dma4�dma5�dma6�dma7���������l����������� ��������������������������������������������������(����������)����������*����������+������������������������������������������������<������������ ��apb_pclk����������devcfg@f8007000����������xlnx,zynq-devcfg-1.0�������������8��p����������������������������������������������<��������������ref_clk������������� ���������n���������timer@f8f00200�����������arm,cortex-a9-global-timer�����������8������ ����������������������������������������<������������timer@f8001000���������������������$����������� ����������������������������� ���cdns,ttc�������������<���������������8������������timer@f8002000���������������������$�����������%����������&����������'��������� ���cdns,ttc�������������<���������������8�� ����������timer@f8f00600������������������������������� �����������arm,cortex-a9-twd-timer����������8������ ���������<������������usb@e0002000����������"���xlnx,zynq-usb-2.20a�chipidea,usb2��������� ��#disabled�������������<������������������������������������������������8�� �������������ulpi����������usb@e0003000����������"���xlnx,zynq-usb-2.20a�chipidea,usb2��������� ��#disabled�������������<������������������������������������,������������8��0�������������ulpi����������watchdog@f8005000������������<������-���������cdns,wdt-r1p2��������������������������������� ������������8��P���������������� ������etb@f8801000����������"���arm,coresight-etb10�arm,primecell������������8���������������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������in-ports�������port�������endpoint��������������� ���������n������������������tpiu@f8803000���������!���arm,coresight-tpiu�arm,primecell�������������8��0�������������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������in-ports�������port�������endpoint������������������������n������������������funnel@f8804000�������*���arm,coresight-static-funnel�arm,primecell������������8��@�������������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������out-ports������port�������endpoint������������������������n���������������in-ports���������������������������������port@0�����������8�������endpoint��������������� ���������n������������port@1�����������8������endpoint������������������������n������������port@2�����������8������endpoint�������������������ptm@f889c000����������"���arm,coresight-etm3x�arm,primecell������������8����������������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������������������out-ports������port�������endpoint������������������������n��� ���������������ptm@f889d000����������"���arm,coresight-etm3x�arm,primecell������������8����������������<������������.������/��������apb_pclk�dbg_trc�dbg_apb�������������������out-ports������port�������endpoint������������������������n���������������������aliases����������/axi/ethernet@e000c000�����������/axi/i2c@e0005000������������/axi/serial@e0000000�������������/axi/spi@e0006000���������chosen�����������������������serial0:115200n8����������memory@0�������������,memory�����������8����@������������ #address-cells�#size-cells�compatible�model�device_type�reg�clocks�clock-latency�cpu0-supply�operating-points�phandle�fpga-mgr�ranges�interrupts�interrupt-parent�regulator-name�regulator-min-microvolt�regulator-max-microvolt�regulator-boot-on�regulator-always-on�clock-names�remote-endpoint�status�tx-fifo-depth�rx-fifo-depth�#gpio-cells�gpio-controller�interrupt-controller�#interrupt-cells�clock-frequency�#clock-cells�temperature-stability�factory-fout�arm,data-latency�arm,tag-latency�cache-unified�cache-level�num-cs�is-decoded-cs�spi-max-frequency�size�address-width�pagesize�phy-mode�phy-handle�fclk-enable�clock-output-names�#reset-cells�syscon�interrupt-names�#dma-cells�#dma-channels�#dma-requests�phy_type�timeout-sec�cpu�ethernet0�i2c0�serial0�spi1�bootargs�stdout-path�